Quartus ii版本是13.01,原工程文件名为ex,Quartus要求最顶层.v文件名要与工程名相同,因此顶层.v文件名为ex.v
==== Step1====
Processing -> Start -> Start Testbench Template Writer生成针对工程的Testbench模板文件。
使用File -> Open打开在工程的simulation目录下的Testbench文件ex.vt,其内容如下:
`timescale 1 ps/ 1 ps
module ex_vlg_tst();
// constants
// general purpose registers
reg eachvec;
// test vector input registers
reg a;
reg b;
// wires
wire equal;
// assign statements (if any)
ex i1 (
// port map - connection between master ports

在Quartus II 13.01版本中,使用Testbench模板文件进行仿真分析。首先,通过Processing -> Start -> Start Testbench Template Writer生成ex.vt文件,接着修改此文件以满足需求。然后,在Assignments -> Settings -> EDA Tool Settings -> Simulation配置仿真参数,并运行Tools -> Run Simulation Tools -> RTL simulation启动Modelsim仿真界面。对于Modelsim路径设置问题,可参照相关指南解决。
最低0.47元/天 解锁文章
1万+

被折叠的 条评论
为什么被折叠?



