本设计将Xilinx PCI Core的PCI BAR2空间通过跨时钟域同步设计,映射至板载本地晶振时钟域,主要应用于基于FPGA设计的PXI多通道模块。
注:
1)本时序图不是完整的设计源文件,除图中已有的备注外,没有提供其它的设计说明;
2)阅读本时序图,需要熟悉Xilinx PCI Core,PCI总线规范,FPGA跨时钟域设计原理;
3)图中上部蓝色、绿色、黄色加粗信号即为Xilinx PCI Core的信号。
Xilinx PCI Core BAR2写操作时序图
最新推荐文章于 2025-01-10 15:44:48 发布