PLL与DLL锁相环介绍

一、PLL锁相环:Phase-Locked Loop
由鉴相器、环路滤波器和压控振荡器组成,鉴相器用来鉴别输入信号Ui与输出信号Uo之间的相位差,并输出误差电压Ud。Ud中的噪声和干扰成分被低通性质的环路滤波器滤除。形成压控振荡器(Vco)的控制电压Uc,Uc作用于压控振荡器的结果是把它的输出震荡频率fo拉向环路输入信号频率fi,当二者相等时,环路被锁定,称为入锁。PLL并不是直接对晶振进行倍频,而是将频率稳定的晶振作为基准信号,与PLL内部振荡电路生成的信号分频后进行比较,使PLL输出的信号频率稳定,工作原理如下图所示。
这里写图片描述

下图是另一种PLL原理图,控制电路由上图的鉴相器和环路滤波器组成,调整振荡器的频率和相位就可以补偿时钟分布造成的时间延迟。
这里写图片描述
PLL有 以下几个显著特点:
(1)输出时钟是内部VCO自振产生的,把输入参考时钟和反馈时钟的变化转换为电压信号间接地控制VCO的频率;
(2)VCO输出频率有一定的范围,如果输入时钟频率超出这个频率,则锁相环不能锁定;
(3)LPF部件可以过滤输入时钟的高频抖动,其输出时钟的抖动主要来自VCO本身及电源噪声,而不是输入时钟带入的抖动;
(4)由于是模拟电路,因此对电源噪声敏感,在设计PCB时,一般需要单独的模拟电源和模拟地。
二、DLL锁相环
DLL是基于数字抽样方式,在输入时钟和反馈时钟之间插入延迟,使输入时钟和反馈时钟的上升沿一致来实现的。又称数字锁相环。一个最简单的DLL与PLL的主要不同在于DLL用延时线代替了PLL的压控振荡器,延时线产生输入时钟的延时输出。时钟分布网络把时钟送到内部寄存器的时钟端口,控制逻辑对输入时钟和反馈时钟进行抽样、比较,调整延时线。两者的实现方式如下图所示。
这里写图片描述

DLL就是在输入时钟和反馈时钟间插入延时脉冲,直到这两个时钟上升沿对齐达到同步,DLL才能锁定。这样两个时钟没有了差别,也就补偿了时钟分配网络造成的时间延时,有效改善了时钟源和负载之间延时。
DLL的典型特征如下:
(1)时钟输出真实、及时地反映输入时钟,跟踪输入时钟迅速;
(2)能锁定的输入时钟频率范围较宽,但是由于延时电路的总延时有限,因此不能锁定时钟频率过低的输入时钟;
(3)不能过滤时钟源的抖动,会引入固有抖动,造成抖动的累计;
(4)用数字电路实现,对电源噪声不敏感。
三、PLL与DLL
两者功能上都可以实现倍频、分频、占空比调整,但是PLL调节范围更大,比如说:XILINX使用DLL,只能够2、4倍频;ALTERA的PLL可以实现的倍频范围就更大毕竟一个是模拟的、一个是数字的。
DLL数字电路与PLL模拟电路实现时有精确的时序,而数字电路实现时:抗噪声,低功耗,抗抖动,移植性好。
PLL的振荡器有不稳定,相位偏移的积累而DLL技术稳定,没有累计相位偏移。因而在延时补偿和时钟调整时常用DLL。

现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面 积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用 性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex.E系列FPGA为研究基础,对全数字延时锁相 环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模 块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体 管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量 的工作,通过比较DLLPLL、数字DLL模拟DLL,深入的分析了全数字DLL 模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路, 为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLLPLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作 原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路 进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog.XL对 部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真 工具是HSIM。 本设计采用TSMC O.18岬CMOS工艺库建模,设计出的DLL工作频率范围 从25MHz到400MHz,工作电压为1.8V,工作温度为.55℃。125℃,最大抖动时 间为28ps,在输入100MHz时钟时的功耗为200roW,达到了国外同类产品的相应 指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、摘要 2.5、3、4、5、8、16时钟分频等时钟频率合成功能
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值