Sigrity OptimizePI
1. 介绍
Cadence Sigrity OptimizePI环境对去耦电容器(decap)的自动选择和放置,以确保产品按尽可能低的成本达到电力输送网络(PDN)的性能目标。Sigrity OptimizePI方法可应用于PCB和IC封装或其组合。Cadence专有且经验证的Sigrity分析技术通过高效的优化引擎得到了增强,以独特的方式实现基于成本的PDN设计。Sigrity OptimizePI功能可以充分探索可行的设计空间,并实现确定一系列候选的去耦电容实现,使用户能够精确定位理想的方法。
2. 产品优势
使用Sigrity OptimizePI技术可以:
- 对去耦电容器的选择和放置进行自动化
- 消除去耦电容器在PCB和IC封装中的过度设计
- 降低新设计和后期生产产品的PDN成本
- 通过多余的去耦电容重新获取设计区域
- 制定有效的去耦电容器设计准则
- 探究布局前去耦电容器布置和选择的场景
- 对PDN成本和性能的权衡进行交互式评估
- 了解系统级和设级PDN性能
- 创建最低成本、最优性能的去耦电容布置表
- 从原理图数据中获取Cadence Allegro PowerTree数据,并可视化PDN拓扑结构。
- 使用在PCB设计中逻辑设计阶段捕获的PowerTree数据自动设置布线后分析
3. 产品特点
3.1 消除去耦电容过度设计
Sigrity OptimizePI环境下通常可以节省15%至50%的去耦电容成本。通过减少放置去耦电容的数量和在可行的情况下视价格较低的器件为目标来实现成本的节约。这对具有大量去耦电容的设计和进行批量生产的设计受益是最大的。设备供应商一般会建议遵循通用准则,例如“一个去耦电容对应一个电源引脚”,或是描述首选去耦电容实施方案。这两种方法通常会导致系统过于稳固,不够灵活。而Sigrit

最低0.47元/天 解锁文章
597

被折叠的 条评论
为什么被折叠?



