
读书/教程笔记
文章平均质量分 75
eachanm
这个作者很懒,什么都没留下…
展开
-
system Verilog 验证测试平台编写指南——读书笔记(持续更新)
测试平台的用途在于确定待测设计的正确性。包含下列步骤:(1)产生激励。(2)把激励施加到DUT上.(3)捕捉响应。(4)检验正确性。(5)对照整个验证目标测算进展情况。原创 2023-06-19 14:52:51 · 1092 阅读 · 2 评论 -
FPGA设计指南-器件、工具和流程--------读书笔记(持续更新)
数字集成电路(IC)类型: 可编程逻辑器件(PLD),专用集成电路(ASIC),专用标准部件(ASSP), 现场可编程门阵列(FPGA)原创 2023-06-13 13:24:23 · 232 阅读 · 0 评论 -
verilog有符号数的位宽转换
2 + (-1)= 0010 + (1001) 是不对的,应该是 2 + (-1)的补码,-1(1001)的补码是1111。负数的补码求原码, 如1111是负数的补码,则原码为符号位不变,减1取反 得1001。负数的反码:把原码的符号位保持不变,数值位逐位取反,即可得原码的反码。0010 + 1111 = 0001 结果就是1。负数的补码:在反码的基础上加 1。正数的反码和补码都为本身。原创 2023-06-08 21:37:27 · 226 阅读 · 0 评论 -
各算法/协议知识理论笔记(fpga)
CS(Chip Select):片选信号线,也称为 CS_N,以下用 CS_N 表示,而每个从设备都有独立的这一条 CS_N 信号线,本信号线独占主机的一个引脚,即有多少个从设备,就有多少条片选信号线,SPI 通讯以 CS_N 线置低电平为开始信号,以 CS_N 线被拉高作为结束信号。SPI 通讯协议包含 1 条时钟信号线、2 条数据总线和 1 条片选信号线, 时钟信号线为SCK,2 条数据总线分别为 MOSI(主输出从输入)、MISO(主输入从输出),片选信号线为CS。原创 2023-06-01 12:33:31 · 811 阅读 · 0 评论 -
FPGA设计实战演练.高级技巧篇-----读书笔记
2、微带传输布局,走线在PCB的顶层或底层,只有一个参考平面。3、带状传输线布局,走线在PCB内层,有两个电压参考平面。·对所有器件进行电源滤波,均匀分配电源,降低系统噪声。·匹配信号线,减小信号反射。·降低并行走线之间的串扰。原创 2023-04-18 13:15:18 · 2090 阅读 · 0 评论 -
verilog 数字系统设计读书笔记-------持久更新
/ P,Q,R都是4位3、integer 定义的整数可为负数4、编辑5、位拼接运算符必须指明位数,若不指明则隐含着为32位的二进制数,例{1, 0} = 64'h00000001_00000000//定义UDP的语法primitive 元件名 (输出端口名, 输入端口名, 输入端口名2...)output reg 输出端口名;input 输入端口名1, 输入端口名2...initialbeginendtableendtable。原创 2023-01-29 22:26:46 · 2148 阅读 · 0 评论 -
数字IC入门教程
man 查询指令的作用 如 man cdls 列出当前文件和文件夹的名字(list the directory and files)ls -a 把隐藏的文件和文件夹也显示出来 (list all)ls -l 把文件的属性(读写),所有者,创建时间等列出来ll -a 把隐藏的也列出来cd 进入目录,默认是user目录pwd 显示目录路径mkdir dir 创建一个文件夹 (make directory)touch file 创建一个文件vi file 编辑文件。原创 2023-04-26 23:10:17 · 735 阅读 · 0 评论