RISC-V处理器测试与基准测试套件运行指南
1. 使用官方RISC-V测试进行更多测试
1.1 Vitis_HLS中模拟测试的测试平台
为了读取结果区域并打印每个测试的结果,编写了一个新的测试平台代码( testbench_riscv_tests_rv32i_npp_ip.cpp 文件,位于 riscv-tests/my_isa/my_rv32ui 文件夹中)。 rv32i_npp_ip 处理器运行的代码定义在 test_0_text.hex 文件中(通过后续介绍的shell脚本构建),该文件包含编译器从 _start.S 文件编译得到的RISC-V指令代码。
test_0_data.hex 文件用于提供测试中 LOAD 指令从内存读取的字。这些 LOAD 指令访问的数据在 .S 文件(如 lw.S 、 lh.S 、 lhu.S 、 lb.S 和 lbu.S )中定义,并被合并到 test_0_data.hex 文件中,用于初始化 data_ram 数组。
当调用 rv32i_npp_ip 函数时,会运行 code_ram
超级会员免费看
订阅专栏 解锁全文
728

被折叠的 条评论
为什么被折叠?



