EEC 210 Analysis and design of analog integrated circuits HW 8R

Java Python EEC 210

HW 8

1.       An amplifier has a low-frequency forward gain of 5000 and its transfer function has three negative real poles with magnitudes 300 kHz, 2 MHz, and 25 MHz.

a.       Calculate the dominant-pole magnitude required to give unity-gain compen- sation of this amplifier with a 45° phase margin if the original amplifier poles remain fixed.  What is the resulting bandwidth of the circuit with the feed- back applied?

b.       Repeat (a) for compensation in a feedback loop with a closed-loop gain of 20 dB and 45° phase margin.

2.       The amplifier in the previous problem is to be compensated by reducing the magni- tude of the most dominant pole.

a.       Calculate the dominant-pole magnitude required for unity-gain compensation with 45° phase margin.  Also, calculate the corresponding bandwidth of the circuit with the feedback applied.  Assume that the remaining poles do not move.

b.       Repeat (a) for compensation in a feedback loop with a closed-loop gain of 20 dB and 45° phase margin.

3.       For the CMOS operational amplifier shown below, calculate the open-loop voltage gain, unity-gain bandwidth, and slew rate.  Assume that the gate of M9   is con- nected to the positive power supply and that the W/L of M9  has been chosen to cancel the right-half-plane zero.  Also, assume that Xd   EEC 210 Analysis and design of analog integrated circuits HW 8R  = 0. 1 µm for all transistors operating in the active region, and use Table 2.4 at the end of this homework for other parameters.  Compare your results with a SPICE simulation.

4.       Assume the circuit below is used to generate the bias voltage to be applied to the gate of M9   in the op amp in the previous problem.  Calculate the  W/L  of M9 required to move the right half-plane zero to infinity.  Use L  = 1 µm for all transis- tors.     Let     W8  = W10  = 150 µm,    and    W11   = W12   = 100 µm.     Assume    that Xd  = 0. 1 µm for all transistors operating in the active region, and use Table 2.4 at the end of this homework for other parameters.

5.       Consider the op amp in Problem 3 and the bias circuit in Problem 4.  Assuming that the zero has been moved to infinity, determine the maximum load capacitance that can be attached directly to the output of the op amp and still maintain a phase margin of 45° .  Neglect all higher order poles except any due to the load capaci- tance.  Use the value of W/L  obtained in Problem 4 for M9  with the bias circuit shown in that problem         

评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值