几个文件:
设计文件:design sources name.v文件
约束文件:constraints name.xdc文件
仿真文件、测试文件:simulation sources name_tb.v文件 为设计文件输入模拟信号
几个过程:
仿真(Simulation):检查逻辑功能是否正确
综合(Synthesis):是将RTL级电路( 由硬件语言描述的电路)转换到门级电路的过程。
完成一个工程步骤:
1. 新建工程--》将出现4个添加文件界面,在第一个界面新建或添加设计文件--》配置--》完成
如果是新建文件,则被新建的文件路径在

对于弹出的配置input output 的窗口,可忽视,在设计文件中直接写出。
2. 综合,选择Open Synathesized design,配置xdc文件并保存
设计文件输入时,接口输入后会有波浪线,在声明后才会消失。
仿真(测试)文件添加时,是并列的,输入内容调用设计文件后会自然变成有层次的结构。
3.仿真
4.综合
verilog语言
符号
%取余采用第一个数的符号。-10%7=-3
{}级联,将括号中的位拼在一起操作。{n{}}复制内括号n次并级联
数据类型
线网(net):最常用wire,连接,两端保持一致,不可存储
寄存器(register):在下次赋值前保持

本文详细介绍了Verilog设计流程,包括新建工程、添加设计文件(design.v)、配置约束文件(xdc),以及综合、仿真和行为描述。重点讲解了模块设计、接口规则和不同描述形式的应用。
最低0.47元/天 解锁文章
4055

被折叠的 条评论
为什么被折叠?



