目录
四位加法器的原理
通过底层逻辑,我们可以通过组建半加器到一位全加器再到四位全加器,四位全加器可以由四个一位全加器构成,加法器之间可以通过串行方式实现。通过将低位加法器的进位输出cout与相邻的高位加法器的最低进位输入信号cin相连接
quartus使用前言
每一次新建一个block文件和Verilog文件,编辑完成之后要如下操作才能编译成功
如果要使用波形图仿真则block文件不能有数字(和汉字没试过,但是不推荐),否则极其容易失败
原理图实现构建四位加法器
首先,上一次我们做出了一个一位加法器,我们先通过使用过的方式,把一位加法器设置成一个单独的元件
接下来还是新建新建,file->new->Block
通过总线连接方式,对加法器进行拼接,我们需要两个input,两个output,一个gnd和四个一位全加器full_adder,如图连接成一个整体(右侧方括号写法分别是s[0],s[1],s[2],s[3],s[3…0])
连接完成后,保存编译
RTL图如下
波形图结果
还是新建一个波形图(file->new)