四位全加器的设计与实践

文章详细介绍了如何通过Quartus软件和Verilog语言分别实现四位加法器的原理图及RTL级设计,包括波形图的生成和功能验证。在Verilog实现中,通过拼接运算符完成加法操作,并在DE2-115开发板上进行了实验验证,展示了成功的结果。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

四位加法器的原理

通过底层逻辑,我们可以通过组建半加器到一位全加器再到四位全加器,四位全加器可以由四个一位全加器构成,加法器之间可以通过串行方式实现。通过将低位加法器的进位输出cout与相邻的高位加法器的最低进位输入信号cin相连接

quartus使用前言

每一次新建一个block文件和Verilog文件,编辑完成之后要如下操作才能编译成功

如果要使用波形图仿真则block文件不能有数字(和汉字没试过,但是不推荐),否则极其容易失败

原理图实现构建四位加法器

首先,上一次我们做出了一个一位加法器,我们先通过使用过的方式,把一位加法器设置成一个单独的元件

接下来还是新建新建,file->new->Block

通过总线连接方式,对加法器进行拼接,我们需要两个input,两个output,一个gnd和四个一位全加器full_adder,如图连接成一个整体(右侧方括号写法分别是s[0],s[1],s[2],s[3],s[3…0])

连接完成后,保存编译

RTL图如下

波形图结果

还是新建一个波形图(file->new)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值