XILINX Clocking_Wizard IP配置

本文详细介绍了FPGA中时钟管理模块MMCM的配置要点,包括ClockMonitor、PLL选择、FrequencySynthesis、PhaseAlignment、MinimizePower、JitterOptimization等关键选项的使用建议。强调了Primary时钟输入的选择和Secondary时钟输入的潜在影响,以及Requested和Actual输出频率的设定。同时,讨论了AllowOverrideMode和自动控制选项对性能的影响。
部署运行你感兴趣的模型镜像

1.Clock Monitor选项是时钟监控,一般情况下不勾选

2.Primitive中MMCM包含PLL(一般选MMCM)

3.Frequency Synthesis(需要打勾——频率合成)

4.Phase Alignment(需要打勾——相位对其)

5.Minimize Power是低功耗,减少资源,但是是以频率、相位偏移或占空比精度为代价的(不建议,除非有要求);

6.Jitter Optimization一般选择——Balanced(平衡)

7.Primary:就是主参考时钟输入,input jitter 一般根据实际时钟质量选择,如果为正常内部时钟,可选0.010,source选项根据输入时钟的实际情况选择(单端还是差分时钟)

8.尽量不打勾第二 input clock:就是副参考时钟输入。Secondry时钟工作时,会导致输出时钟的质量变差(频率、相位、抖动)。

9.Requested是需求输出频率,Actual是实际输出频率(不可调),Duty Cycle是占空比(可调),Drives一般可选择BUFG(可选)。
Automatic Control On-Chip是反馈自动控制在片内,不由用户控制。

10.MMCM Setting可以不用改,其是由前面的设置自动生成最优的。如果需要更改,可以勾选Allow Mverride Mode。

11. Summaru是你自己的设置摘要,无参数设置。

您可能感兴趣的与本文相关的镜像

Python3.8

Python3.8

Conda
Python

Python 是一种高级、解释型、通用的编程语言,以其简洁易读的语法而闻名,适用于广泛的应用,包括Web开发、数据分析、人工智能和自动化脚本

评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值