


- 范围
该文件定义了低功率双数据速率(LPDDR) SDRAM的行为规范,包括特点、功能、交流和直流特性、封装和引脚分配。该协议在未来可能会扩展更多的功能。
本规范是JEDEC 定义的兼容 64 Mb 到 2 Gb 的 x16 和 x32位宽的低功耗双数据速率 SDRAM的最低要求。基于本规范所涉及内容将得到所有提供 LPDDR SDRAM 供应商的支持。
该规范书写过程中参考了DDR-I 规范( JESD79 )和 DDR2 规范( JESD79-2 )的部分内容,通过这一方式,其展示了通用性设计的好处。在所选取的每一个低功耗操作都进行了综合性考虑。这些优点随后被纳入 LPDDR SDRAM 规范中,并将更改纳入功能描述和操作。后续的建议如表 1 所示,将陆续纳入规范中。

LPDDR SDRAM,本文中以下统称为 LPDR1
2 低功率双数据速率(LPDDR)SDRAM器件容量说明
64Mbits = 4Mbits x 16 =67108864bit,(内部容量结构:1Mbits x 16 x 4 banks);位宽是16位
64Mbits =2Mbits x 32=67108864bit, (内部容量结构:512Kbits x 32 x 4 banks),位宽是32位
128Mbits = 8Mbits x 16=134217728bit, (内部容量结构:2Mbits x 16 x 4banks),位宽是16位
128Mbits =4Mbits x 32=134217728bit,(内部容量结构:1Mbits x 32 x 4banks),位宽是32位
256Mbits = 16Mbits x 16=268435456bit, (内部容量结构:4Mbits x 16 x 4 banks), 位宽是16位
256Mbits = 8Mbits x

本文详细解释了JEDEC定义的LPDDRSDRAM规范,包括特点、功能、操作方式、容量规格、速度等级、封装与引脚描述,以及初始化流程。重点介绍了双数据速率传输、DQS信号、突发传输和自动预充电等关键特性。
最低0.47元/天 解锁文章
943

被折叠的 条评论
为什么被折叠?



