过电阻的等长线设置
1. 红色圈圈内的图标就是规则管理器,点击打开
我们可以看到这样:等长线规则在Relative Propagation Delay(相对传播延时)
我们发现所有的网络属性都是Net,如果我们想要过电阻等长布线,则需要将高速信号的网络建立Xnet属性。接着,我们点击Signal Model,如下图所示:

会出现如下AUDIT ERRORS,不要在意,直接点ok即可。

2. 创建期间模型
会出现Signal Model Assignment对话框,在pcb中选中高速信号网络所经过的电阻,定位到此电阻所在的文件夹,选中文件夹,可以看到pcb中此类电阻全部高亮,如下图:
然后点击Creat Model
点击ok

Vaule赋值,如为10,点击ok
我们可以发现此文件夹下,所有的电阻都建立了统一的模型,点击ok即可
再次进入Constraint Manager,可以发现经过这些电阻的网络都被赋予了Xnet的属性:
选中DISP0_CLK,右键Creat->pin pair,

Allegro中设置Xnet等长
最新推荐文章于 2025-08-29 09:00:00 发布
本文详细介绍如何在设计中通过设定等长线规则实现过电阻等长布线,包括创建期间模型、设置Xnet属性及匹配组的具体步骤。

最低0.47元/天 解锁文章
2006

被折叠的 条评论
为什么被折叠?



