
Candence 软件技巧
主要涉及Candence的使用方法和使用技巧
焦冬冬
个人长期从事高速电路及半导体行业的信号完整性的设计和开发:
1. 熟练使用ADS进行信号链路仿真,包括眼图、波形、串扰分析等;
2. 熟练使用HFSS进行via、Connector、PCB的建模仿真;
3. 熟练使用Q3D寄生参数的提取,包括电源环路的寄生电感,pkg的寄生电容等;
4. 熟练使用SIwave进行PCB板级的S参数的提取;
5. 熟练使用Sigrity进行DDR的时序仿真;
6. 长期从事高速信号,熟悉DP、D-PHY、PCIE、DDR等高速总线的Spec;
7. 多年来的S参数的测试和优化,对Insertion loss、Return loss、Crosstalk等有比较深刻
展开
-
Cadence原理图中锁定器件编号
有时候,在做原理图改动时候,经常会添加一些元器件,有时候我们希望一些连接器或者IC编号固定,不参与重新编号,如何进行呢?1.将器件手动指定。右点击器件 —> User Assigned Reference —>Set2. 器件被指定编号。(编号下方有横线)3. Tool—>Annotate4. 点击确定,发现指定的器件编号未改变。...原创 2021-03-21 19:06:46 · 3575 阅读 · 0 评论 -
Allegro中对扇出的过孔带线进行旋转
1. Find 如下设置2. 同时选中过孔和走线,复制(c),按下空格键(旋转快键键)进行旋转;3. 旋转到自己想要的方向,删除上一个过孔和走线;4. 完成。原创 2021-03-21 18:58:49 · 1399 阅读 · 0 评论 -
Allegro如何让导入其他PCB板卡的板框或者图形
1. A板卡, export----->sub-drawing,选中想要复制的图案;2. 再单击一下,弹出对话框,设置导出路径;3. 将生产的.clp文件放到B板卡的pcb文件目录中;4. 打开B板卡,input----->sub-drawing,选中xxxx.clp文件,确定。5. 鼠标放置板框或者图案。...原创 2021-03-21 18:54:51 · 2493 阅读 · 0 评论 -
Allego中DRC错误代码
原创 2021-03-21 18:52:29 · 298 阅读 · 0 评论 -
Allegro中设置Xnet等长
过电阻的等长线设置1. 红色圈圈内的图标就是规则管理器,点击打开我们可以看到这样:等长线规则在Relative Propagation Delay(相对传播延时)我们发现所有的网络属性都是Net,如果我们想要过电阻等长布线,则需要将高速信号的网络建立Xnet属性。接着,我们点击Signal Model,如下图所示:会出现如下AUDIT ERRORS,不要在意,直接点ok即可。2. 创建期间模型会出现Signal Model Assignment对话框,在pcb中选中高速信号网络所经过的电阻,原创 2021-03-21 18:43:52 · 7299 阅读 · 0 评论 -
Cadence 中元件编号(新增,自动,保留)
有时候,需要在现有原理图基础上新增元件,但是不想改动现有的元件位号。所以,需要使新增的元件位号成为“?”具体做法是:option->preferrence->miscellaneous->auto reference2 .不勾选auto reference placed 和 design level如果需要自动编号,就再次勾选auto reference placed 和 design level.如果想在复制时,保留原有的位号,那么就勾选preserve referenc原创 2021-03-21 18:38:40 · 10869 阅读 · 0 评论 -
Cadence 原理图中如何批量对网络添加后缀
选中所有的网络,右键——Edit Properties 复制到Excel中,键入公式,回车,下拉得到带有后缀的网络,然后复制到原理图中即可。原创 2021-03-21 18:35:25 · 2883 阅读 · 3 评论 -
Allegro中对扇出的过孔带线进行旋转
Find 设置,选择过孔,走线,复制(c),按下空格键进行旋转;删除上一个过孔和走线;原创 2019-12-11 10:46:31 · 1208 阅读 · 0 评论