Everspin代理1Mb高速四路SPI MRAM非易失性存储器MR10Q010

MR10Q010是一款采用Everspin专利MRAM技术的存储器,适用于需要快速存取数据和程序的应用场景。它支持QuadSPI模式下的高速读写操作,并能在24引脚BGA或16引脚SOIC封装中实现低功耗运行。此存储器特别适合于下一代RAID控制器、服务器系统日志等设备。

MR10Q010是理想的存储器解决方案,适用于必须使用少量引脚、低功耗和24引脚BGA或16引脚SOIC封装快速存储和检索数据和程序的应用。Quad SPI模式下的四个I/O允许非常快速的读取和写入,使其成为下一代RAID控制器、服务器系统日志、存储设备缓冲区以及嵌入式系统数据和程序存储器中传统并行数据总线接口的有吸引力的替代方案。

使用Everspin的专利MRAM技术,读取和写入都可以在内存中随机发生,写入之间没有延迟。支持标准串行外设接口(SPI)、四路SPI和四路外设接口(QPI)模式,时钟频率高达104MHz。所有三种模式下的读取命令都支持XIP操作。MR10Q010 Quad SPI MRAM组织为131,072个8位字。

特征
•高带宽–以52MB/秒的速度读取和写入
•QuadI/O使用双用途引脚来保持低引脚数
•在标准、单SPI模式和高速四SPI模式下运行
•具有四路地址输入和四路I/O的快速四路读写
•用于下一代RAID控制器、服务器系统日志、存储设备缓冲区以及嵌入式系统数据和程序存储器
•数据是非易失性的,保留时间超过20年
•断电时自动数据保护
•无限写入耐久性
•低电流睡眠模式
•双3.3vVDD/1.8vVDDQ电源
•篡改检测功能将检测来自外部磁场的可能的数据修改。
•支持四外设接口(QPI)模式以增强原位执行(XIP)操作的系统性能。
•MSL级别3。

与x8或x16并行接口架构相比,串行外设接口SPI在系统设计中越来越受欢迎,因为它减少了串行接口的引脚数并增加了提供的数据带宽。SPI接口已经从单条数据线演变为四条数据线,或四路架构。该接口提供超过50Mbytes/sec的数据带宽。

SPI目前已在基于微控制器/微处理器的系统中得到广泛应用。Everspin系列单I/OSPI MRAM在智能电表应用和各种其他嵌入式系统中很受欢迎。然而,单个数据I/O的40MHz限制对于更高性能的应用程序来说可能太慢了,例如下一代RAID控制器、服务器系统日志和存储设备缓冲区。

Everspin1Mb QuadI/OSPI MRAM的读写速度均为52MB/秒,将满足这些应用的需求。作为具有超过20年数据保留时间的非易失性存储器,该SPI存储器系列同样适用于嵌入式系统数据和程序存储器。

Quad Peripheral Interface(QPI)模式为加载命令提供了更低的开销,这将提高在原位执行(XIP)环境中运行时的系统吞吐量。这一新增功能将使该设备在将程序代码存储在外部存储器中的嵌入式应用中具有吸引力。QPI有效地提高了有效时钟速率,当与Quad SPI指令结合使用时,Quad SPI存储器性能将超过异步并行存储器。

评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

EVERSPIN

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值