
dc_pt
文章平均质量分 67
renzao_ai
这个作者很懒,什么都没留下…
展开
-
提取DC综合report_constrain all violator中big neg slack
design compiler原创 2023-01-11 15:31:24 · 686 阅读 · 0 评论 -
multi voltage thresh多电压域标准单元的PPA对比
mvt, 多阈值标准单元,PPA原创 2022-09-27 13:12:57 · 296 阅读 · 0 评论 -
create_generated_clock invert preinvert shift_edge是否符合设计真实状态很重要【示例2】
时钟分频,计数分频,sdc原创 2022-09-18 19:43:11 · 654 阅读 · 0 评论 -
create_generated_clock invert preinvert shift_edge是否符合设计真实状态很重要【示例1】
preinvert , edges , sdc,二分频原创 2022-09-18 16:06:26 · 937 阅读 · 0 评论 -
DFT compiler极简示例2(使用autofix)
dft , autofix原创 2022-09-12 12:59:23 · 1719 阅读 · 0 评论 -
DFT Compiler极简示例1
DFT,SCAN, DFT Compiler原创 2022-09-12 11:00:53 · 3054 阅读 · 0 评论 -
lec formality inconclusive举例
fm 无结论 常量loop原创 2022-09-02 13:07:55 · 1223 阅读 · 0 评论 -
多个lib文件自动转换为DB
lib转db,大量liberty文件的转换原创 2022-07-13 13:23:33 · 4035 阅读 · 2 评论 -
时钟树延迟偏差的不确定性
时钟到达每一个时序型设备,并控制芯片内的数字事件。时钟信号的设计两个阶段。(1)时钟处于“ideal理想模式”(例如:RTL设计期间、合成期间和放置期间)。一个“理想的”时钟没有物理分布树,它只是神奇地准时出现在所有的时钟针上。(2)第二阶段是时钟树合成(CTS)将实际的缓冲器树插入设计中,该树将时钟信号从时钟源引脚传送到需要获得时钟信号的触发器。CTS是在放置之后和布线之前完成的。CTS...转载 2019-06-25 16:19:30 · 2603 阅读 · 1 评论 -
pt分布式多场景分析(DMSA)中从时序路径获取点属性
可以在DMSA主机上使用remote_execulte命令从工作进程上分析的路径中获取点属性。默认情况下,使用get_timing_path命令时,worker集合仅返回full_name、scenario_name和object_class属性。 通过使用-attributes选项,get_timing_path命令还可以从工作进程中获取指定的属性。get_distributed...原创 2019-06-25 11:16:40 · 3527 阅读 · 0 评论