ZYNQ学习:Verilog语言心得(四)

文章讲述了在Verilog代码中,关于测试文件tb的编写过程中遇到的错误,涉及initial语句的结束不能使用#延迟时间,作者通过修改解决了编译问题。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

测试过程

关于测试文件tb的编写,以前一直没注意到这一点,这一次报错了故记录下来:

错误代码如下:

`timescale 1ns/1ns
module tb_key_beeper();
    
    parameter CLK_PERIOD = 40;
    
    reg  sys_clk;
    reg  sys_rst_n;
    reg  key;
         
    wire beep;
    
    initial begin
    
        sys_clk   <= 1'b0;
        sys_rst_n <= 1'b0;
        key       <= 1'b1;
        #(CLK_PERIOD*3)
        sys_rst_n <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*4)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*5)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*6)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*7)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*8)
        key       <= 1'b1;
        #(CLK_PERIOD*1)

        end
    
    always #(CLK_PERIOD/2)
        sys_clk <= !sys_clk;
    
    key_beeper u_key_beeper(
        .sys_clk  (sys_clk  ),
        .sys_rst_n(sys_rst_n),
        .key      (key      ),
         
        .beep     (beep)
        );
    
    endmodule

报错显示:

这里的end是和initial配对的,按说没有问题,怀疑是最后initial结束为延迟,不允许这样操作,尝试修改initial为:

    initial begin
    
        sys_clk   <= 1'b0;
        sys_rst_n <= 1'b0;
        key       <= 1'b1;
        #(CLK_PERIOD*3)
        sys_rst_n <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*4)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*5)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*6)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*7)
        key       <= 1'b1;
        #(CLK_PERIOD*1)
        
        key       <= 1'b0;
        #(CLK_PERIOD*8)
        key       <= 1'b1;
        //删去了延迟

        end

编译正常通过:

总结

initial语句的结束不能是 #延迟时间 语句

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值