自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 VIVADO外挂Notepad++编辑器设置指南

摘要:在Vivado中使用Notepad++等外部编辑器的设置方法:1)确认Notepad++安装路径;2)测试路径可用性;3)在Vivado设置中选择自定义编辑器并指定路径,注意[filename]与.exe间加空格;4)完成设置后即可通过外部编辑器打开.v文件。该方法也适用于GVIM等其他编辑器。

2025-10-24 14:48:54 322

原创 千兆网/百兆网设计全攻略:从RJ45到硬件实现

本文介绍了RJ45网络接口的硬件设计要点。主要内容包括:1)RJ45插座种类及引脚定义,千兆网与百兆网的接口差异;2)三种千兆网实现方案:FPGA通过RGMII/SGMII接口、CPU/AI处理器MAC接口、以及网络交换机扩展多路方案;3)百兆网测试方法,重点说明了4B/5B编码和MLT-3编码原理,以及差分信号电压规范。文章为硬件工程师提供了网络接口设计的实用参考,包括接口定义、实现方案选择和测试要点等关键内容。

2025-10-22 15:34:38 1303

原创 PCIe速率解析与硬件设计

本文介绍了PCIe总线速率的演进(1.0至7.0速率覆盖2.5Gbps到128Gbps),硬件设计要点(CPU/FPGA管脚确认、交流耦合电容选择规则)以及协议架构(三层模型及数据传输流程)。重点说明:1)不同代际PCIe的耦合电容选择(3.0推荐0.22uF);2)FPGA硬核资源差异(如V7支持3个PCIe3.0);3)协议分层工作原理(以SSD读数据为例);4)测试要求(需2倍速率带宽示波器进行眼图测试)。文章为PCIe硬件设计和协议理解提供了实用指导。

2025-10-19 02:46:49 1399

原创 TMS320C6678与FT-M6678N关键差异解析

TMS320C6678与FT-M6678N关键差异对比

2025-10-18 23:16:32 359

Xilinx 7系列PCI Express模块v3.2产品指南

内容概要:本文档为Xilinx公司发布的《7系列FPGA集成PCI Express模块v3.2产品指南》(PG054),详细介绍了基于7系列FPGA的PCI Express集成块的核心规格、设计方法与实现流程。文档涵盖产品特性、标准兼容性(符合PCI Express Base Specification 2.1)、资源占用、最小器件需求、核心接口(如AXI4-Stream事务接口)、数据包传输机制、时钟与复位设计、共享逻辑配置、仿真与实现步骤,并提供示例设计及测试平台。重点包括TLP(事务层包)处理、接收缓冲区管理、流控机制(如Non-Posted请求节流)、动态重配置端口(DRP)地址映射以及错误处理策略。此外,还涉及Tandem配置、硬件调试工具和迁移升级指导。; 适合人群:具备FPGA开发经验的硬件工程师、嵌入式系统设计师以及从事高速接口开发的技术人员,熟悉Vivado设计套件和PCIe协议者更佳;适用于有一定数字逻辑设计基础的研发人员。; 使用场景及目标:①用于在Xilinx 7系列FPGA上实现PCIe接口功能,支持x1/x2/x4/x8通道配置,速率可达5.0 Gb/s;②指导开发者完成从IP核定制、约束设置、仿真验证到

2025-10-18

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除