DP1363F简介
DP1363F是高度集成的收发器芯片,用于13.56Mhz的非接触式通讯。DP1363F收发器DP1363F支持下列操作模式
• 兼容替代CLRC663/RC663
• 读写模式支持 ISO/IEC 14443A/MIFARE
• 读写模式支持 SO/IEC 14443IB
• JIS X 6319-4 读写模式支持(等效于FeliCa1方案)
• 相应于 ISO/IEC 18092 的被动发起方模式
• 读写模式支持 ISO/IEC 15693 (识读距离可达1M+)
• 读写模式支持 ICODE EPC UID/EPC OTP
• 读写模式支持 ISO/IEC 18000-3 mode 3/ EPC Class-1 HF
功能结构框图

DP1363F芯片特性
• 兼容替代CLRC663
• 高射频输出功率的前端IC,传输速度高达848 kbit/s
• 支持ISO/IEC 14443A/MIFARE,ISO/IEC 14443B和FeliCa
• 相符于ISO/IEC 18092的P2P被动发起方模式
• 支持ISO/IEC 15693,ICODE EPC UID和ISO/IEC 18000-3模式3/ EPC Class-1 HF
• 以读写模式支持MIFARE经典加密
• 低功耗卡片检测
• 符合“EMV非接触式协议规范V2.0.1“所要求的发射功率
• 天线连接仅需用用最少量的外部元件
• 支持的主机接口:
– SPI高达10 Mbit/s

本文详细介绍了DP1363F——一款用于13.56MHz非接触式通信的高度集成收发器芯片。该芯片支持多种操作模式,包括ISO/IEC14443A/MIFARE、ISO/IEC14443B、FeliCa、ISO/IEC18092被动发起方模式等,并提供了多种接口选项如SPI、I2C和RS232。文章还概述了其在工业控制、智慧城市等多个领域的应用。
最低0.47元/天 解锁文章

1693

被折叠的 条评论
为什么被折叠?



