vlan

在这里插入图片描述
拿到题目,首先划分IP,以及接口对应的vlan

如下:
在这里插入图片描述
因为PC2可以访问PC4/5/6,而 PC4 能访问 PC5.
但不能访问 PC6,PC5也不是PC6.

在PC2对应端口上写
这就说明 PC4 和 PC5 与 PC6 不在一个vlan里面

又说PC1/3 与 PC2/4/5/6 不在同一网段,那么 PC1/3也在一个vlan里面,PC2/4/5/6中,PC5在一个vlan里面,PC4/5在一个vlan里面,PC2在一个vlan里面

这下就分配好了接口vlan

PC1/3  vlan2
PC2     vlan3
PC4/5  vlan4
PC6     vlan5

题目要求PC2可以访问PC4/5/6,而 PC4 能访问 PC5.
但不能访问 PC6,PC5也不是PC6.
PC1/3可以正常访问PC2/4/5/6

PC2 允许通过的 vlan 有3/4/5
PC4/5 允许通过的 vlan 有3/4
PC6 允许通过的 vlan 有3/5

因为LSW1 与 LSW2 以及 LSW2与 LSW3 需要创建 hybrid 带标签的栈道
根据上述要求,进行合理敲写命令

最后将到 LSW1 上的连接路由器的接口上,让vlan3/4/5 不带标签的,汇总到一起向上传输

[sw1-Ethernet0/0/1]port hybrid untagged vlan 3 to 5

让vlan2带上标签,往上走

[sw1-Ethernet0/0/1]port hybrid tagged vlan 2

再来到路由器上,先让不带标签的 vlan3/4/5 进入物理接口,0/0/0 口,再创建子接口 0/0/0.1 ,将vlan2 划分到 接口 0/0/0.1 内,设置对应的接口IP,成为将来 DHCP 上对应 PC 的网关

最后成功的达到实验目的,题目要求

内容概要:本文详细介绍了基于FPGA的144输出通道可切换电压源系统的设计与实现,涵盖系统总体架构、FPGA硬件设计、上位机软件设计以及系统集成方案。系统由上位机控制软件(PC端)、FPGA控制核心和高压输出模块(144通道)三部分组成。FPGA硬件设计部分详细描述了Verilog代码实现,包括PWM生成模块、UART通信模块和温度监控模块。硬件设计说明中提及了FPGA选型、PWM生成方式、通信接口、高压输出模块和保护电路的设计要点。上位机软件采用Python编写,实现了设备连接、命令发送、序列控制等功能,并提供了一个图形用户界面(GUI)用于方便的操作和配置。 适合人群:具备一定硬件设计和编程基础的电子工程师、FPGA开发者及科研人员。 使用场景及目标:①适用于需要精确控制多通道电压输出的实验环境或工业应用场景;②帮助用户理解和掌握FPGA在复杂控制系统中的应用,包括PWM控制、UART通信及多通道信号处理;③为研究人员提供一个可扩展的平台,用于测试和验证不同的电压源控制算法和策略。 阅读建议:由于涉及硬件和软件两方面的内容,建议读者先熟悉FPGA基础知识和Verilog语言,同时具备一定的Python编程经验。在阅读过程中,应结合硬件电路图和代码注释,逐步理解系统的各个组成部分及其相互关系。此外,实际动手搭建和调试该系统将有助于加深对整个设计的理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值