
FPGA
leon_WL
这个作者很懒,什么都没留下…
展开
-
理解Avalon总线的静态地址对齐与动态地址对齐
尽管看了不少资料,但是一直对 Avalon slave 的动态地址对齐和静态地址对齐的理解不是很透彻。前两天自己做了一个SOPC的自定义组件,通过Deprecated这个选项的不同选取,一下子就理解了Avalon slave的两种地址对齐方式之间的区别。 下面以Altera提供的PWM自定义外设的例子,介绍两种地址对齐方式的区别。该例子有所改动,源代码中的32-bit的接口被改成了8-bit转载 2014-05-16 16:26:27 · 1983 阅读 · 0 评论 -
Quartus II中FPGA的管脚分配保存方法
一、摘要 将Quartus II中FPGA管脚的分配及保存方法做一个汇总。 二、管脚分配方法 FPGA 的管脚分配,除了在QII软件中,选择“Assignments ->Pin”标签(或者点击按钮) ,打开Pin Planner,分配管脚外,还有以下2种方法。 方法一:Import Assignments 步骤1: 使用记事本或类似软件新建原创 2014-05-16 20:29:20 · 804 阅读 · 0 评论 -
NIOSII Slave with readdatavalid signal must support at least 1 pending read 解决方法。
NIOS // ============ 这算鸟解决办法,那我用SOPC builder该如何解决。 在『Avalon Interface Specifications』文档中搜索相关内容,可能与maximumPendingReadTransactions有关,(文档22页,3-6) 修改SOPC配置,把MaximumPendingReadTransactio原创 2014-05-15 20:56:44 · 2300 阅读 · 0 评论