Verilog HDL数字设计与综合(四)Verilog 门级建模

本文介绍了门级建模的基本概念,并通过多路选择器及四位脉动进位全加器等实例展示了如何使用Verilog语言进行精确的门级描述。此外,还讨论了如何通过仿真验证设计的正确性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

门级建模是低层次的建模(最低层次是开关层次),当前的数字电路设计,往往是建立在门级更高的抽象层次上的。但是这种建模抽象层次,对于有数字电路基础的用户来说是很直观的。
在这里插入图片描述

一.门的类型

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述

在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

举例1:多路选择器

在这里插入图片描述
逻辑图与Verilog描述之间应该是一一对应的关系,描述时用到了两个中间变量s0n和s1n
在这里插入图片描述
在这里插入图片描述
在这里插入图片描述

举例2.四位脉动进位全加器

在这里插入图片描述
在这里插入图片描述
注意:根据全加器的逻辑图,我们可以把它转换成为Verilog门级描述
在这里插入图片描述
在这里插入图片描述
如上图,我们知道了四位全加器的逻辑结构图,我们就可以用Verilog语言对其进行描述,如下所示:
在这里插入图片描述
之后还要通过仿真来验证:
在这里插入图片描述
在这里插入图片描述

小结:

在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值