- 博客(39)
- 资源 (1)
- 收藏
- 关注
原创 基于PCIe(XDMA)的多路(1-32路)信号采集与回放子系统,多路视频、AD、光纤等信号,支持PR over PCIe
摘要:该系统基于PCIe(XDMA)实现1-32路视频/AD/光纤信号的高效采集与回放,支持多接口兼容(SDI/HDMI/光纤等)和DDR3/4内存。核心特性包括:32路独立采集/回放队列管理、超带宽处理能力(支持丢帧/补帧)、PCIe3.0x16下8路4K@60Hz传输、LinuxV4L2驱动支持,并提供完整的硬件设计文件与技术支持。适用于医疗影像、工业检测等实时信号处理场景。
2025-10-03 21:29:21
999
原创 Xilinx高性能NVMe Host控制器IP+PCIe 3.0软核控制器IP,4通道DMA,1通道IO,纯逻辑实现,AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0
摘要:NVMeAXI4HostControllerIP是一款高性能PCIe SSD控制器IP,支持PCIe Gen2/3/4协议,无需CPU即可自动完成设备枚举、NVMe初始化和队列设置。该IP提供4K-512KB动态可调的传输长度,支持多通道DMA并发访问,最高读写速度达3550MB/s。具备完整的NVMe命令集支持,包括管理功能、IO读写、DMA操作等。适用于Xilinx Ultrascale+/7系列FPGA,可灵活配置队列深度和仲裁机制,显著提升存储性能。交付包含完整设计文件、测试工程和技术支持服务
2025-09-30 09:47:37
594
原创 高性能PCIe 3.0软核,x1~x16,支持EP/RC,AXI4接口,内置DMA控制器,适用ASIC和FPGA
PCIe-AXI控制器是一款兼容PCIe 3.1标准的解决方案,集成PHY/数据链路/事务层功能,支持Gen1-3速率(2.5-8GT/s)和x1-x16链路宽度。该控制器提供丰富的AXI接口(包括4个MM主从接口、4个Stream主从接口和Lite接口),内置8通道DMA引擎,支持CDMA/SGDMA模式,128个未完成请求,并具备SR-IOV功能(最多512个VF)。特性涵盖ASPM电源管理、MSI-X中断、4KB负载及端点/根端口模式,适用于ASIC/FPGA设计,配套提供网表/RTL源码、约束文件
2025-09-25 12:57:23
624
原创 基于LZO的无损数据压缩IP,高性能压缩速率32Gbps,压缩率50%,适用FPGA&ASIC
LZOAccel-C是一款基于FPGA的无损数据压缩IP核,兼容LZO2.10标准。该核心支持8KB-32KB可配置数据块分段和搜索窗口,提供1-32个并行搜索引擎选项,最高可实现32Gbps压缩吞吐率。采用AXI4-Stream接口设计,支持脱机独立运行,释放CPU资源。核心特性包括可配置的压缩率/吞吐率权衡、与软件相当的压缩率(Canterbury Corpus测试50%压缩率),以及BRAM/URAM资源灵活配置。交付内容包含EDIF网表/RTL源码、测试平台及完整文档
2025-08-25 13:06:23
796
原创 Xilinx高性能NVMe Host控制器IP,4通道DMA,1通道IO,纯逻辑实现,AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和PCIe 4.0
NVMe A4S Host Controller IP可以连接高速存储PCIe SSD,无需CPU和外部存储器,自动加速处理所有的NVMe协议命令,具备独立的数据写入AXI4-Stream/FIFO接口和数据读取AXI4-Stream/FIFO接口,适合于高性能、顺序访问的应用,比如视频记录、信号记录。
2025-07-29 14:19:15
844
原创 Xilinx高性能低延时PCIe-DMA控制器IP,SGDMA,QDMA,RDMA,CDMA,V4L2驱动,视频采集、AD采集
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了使用DMA地址队列的独立多通道、高性能Continous(CDMA)或Scather Gather DMA(SGDMA),提供FIFO/AXI4-Stream用户接口,FIFO用户接口支持Stream(数据流方式)和Packet(数据帧方式)模式。
2025-07-29 13:31:57
1250
原创 基于PCIe的多路视频采集与显示子系统
视频采集与显示子系统可以实时采集多路视频信号,并存储到视频采集队列中,借助高效的硬实时视频帧出入队列管理和PCIe C2H DMA引擎,将采集到的视频帧实时传递到上位机采集缓冲区。视频采集与显示子系统使用高效的PCIe H2C DMA引擎读取上位机显示缓冲区的视频帧,存储到视频显示队列中,并且可以借助外部输入的硬件显示定时脉冲实时访问视频显示队列,按照显示定时脉冲输出视频帧。对于多路视频采集与显示子系统,在上位机可以使用标准的Linux V4L2视频驱动,实现多路视频信号的采集和显示工作。
2022-10-31 21:09:34
1135
原创 基于FPGA的SATA 3.0 Host 控制器
SATA Host Core可以集成到FPGA中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工业级接口标准,为SATA设备提供一种高效且易于使用的接口。 内核特性:兼容SATA 3.0规范 支持SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)操作 Phy Layer包含FPGA T...
2018-10-26 21:12:47
7345
3
原创 8通道高性能低延时PCIe-DMA控制器IP,支持SGDMA,QDMA,RDMA,V4L2驱动,视频采集显示
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了使用DMA地址队列的独立多通道、高性能Continous(CDMA)或Scather Gather DMA(SGDMA),提供FIFO/AXI4-Stream用户接口,FIFO用户接口支持Stream(数据流方式)和Packet(数据帧方式)模式。
2025-07-11 10:17:59
1223
原创 基于PCIe(XDMA/QDMA)的多路视频采集与显示子系统多路高速AD采集与DA回放子系统
PCIe DMA引擎基于XDMA,自研QDMA。自研QDMA资源消耗少,DMA传输效率高。对于多路视频采集与显示子系统,在上位机除了使用XDMA驱动或自研的QDMA驱动,还可以使用标准的Linux V4L2视频驱动,实现多路视频信号的采集和显示工作。该采集与显示子系统同样适用于多路高速AD采集与DA回放。
2025-04-08 15:03:03
731
原创 LZO Data Compression,高性能LZO无损数据压缩加速器介绍,FPGA&ASIC
LZOAccel-C是一个无损数据压缩引擎的FPGA硬件实现,兼容LZO 2.10标准。Core接收未压缩的输入数据块,产生压缩后的数据块。Core使用合适的头和尾封装了压缩后的数据载荷,所以用户不需要处理压缩后的数据块。输入的数据块可以被分段,并且不同数据块的分段可以交织输入Core。Core的架构比较灵活,可以根据终端用户的需求很好地调整压缩率和吞吐率,可以在低成本的FPGA上实现超过16Gbps的吞吐率。
2025-01-12 17:01:46
999
原创 8通道PCIe SGDMA,QDMA,RDMA,CDMA,V4L2驱动,视频采集和显示,介绍使用手册
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了使用DMA地址队列的独立多通道、高性能Continous(CDMA)或Scather Gather DMA(SGDMA),提供FIFO/AXI4-Stream用户接口。
2024-09-11 11:27:55
1339
原创 Xilinx NVMe AXI4主机控制器,AXI4接口高性能版本介绍
NVMe AXI4 Host Controller IP可以连接高速存储PCIe SSD,无需CPU,自动加速处理所有的NVMe协议命令,具备独立的数据写入和读取AXI4接口,不但适用高性能、顺序访问的应用,也适用于随机访问的应用,同时结合外部存储器(比如DDR),使得Host端的数据访问管理更加灵活。
2024-07-15 23:35:07
712
原创 Xilinx FPGA NVMe A4S Host Controller, 高性能NVMe A4S主机控制器IP
NVMe A4S Host Controller IP可以连接高速存储PCIe SSD,无需CPU和外部存储器,自动加速处理所有的NVMe协议命令,具备独立的数据写入AXI4-Stream/FIFO接口和数据读取AXI4-Stream/FIFO接口,适合于高性能、顺序访问的应用,比如视频记录、信号记录。
2024-05-27 09:51:09
1041
原创 LZO无损数据解压缩IP,高性能版本
LZOAccel-D是一个无损数据解压缩引擎的FPGA硬件实现,兼容LZO 2.10标准。Core接收压缩的输入数据块,产生解压缩后的数据块。Core分析数据块的头和尾,检查输入数据块的错误,并且输出解压缩后的数据载荷,所以用户不需要处理压缩的数据块。基于详尽的错误跟踪和报告特性,即使压缩数据块中出现错误,Core也可以平滑系统操作并且实现错误恢复。基于快速处理的特性,平均每个时钟周期Core可以输出2个字节的解压缩数据,提供4.8Gbps的解压缩速率。用户可以例化多个Core来进一步提升系统的吞吐率。
2024-02-27 13:55:47
504
原创 LZO无损数据压缩IP,高性能版本
LZOAccel-C是一个无损数据压缩引擎的FPGA硬件实现,兼容LZO 2.10标准。Core接收未压缩的输入数据块,产生压缩后的数据块。Core使用合适的头和尾封装了压缩后的数据载荷,所以用户不需要处理压缩后的数据块。输入的数据块可以被分段,并且不同数据块的分段可以交织输入Core。Core的架构比较灵活,可以根据终端用户的需求很好地调整压缩率和吞吐率,可以在低成本的FPGA上实现超过16Gbps的吞吐率。
2024-02-27 13:53:57
551
原创 Xilinx FPGA高性能NVMe控制器IP,NVMe Host Controller IP
NVMe Host Controller IP可以连接高速存储PCIe SSD,无需CPU和外部存储器,自动加速处理所有的NVMe协议命令,具备独立的数据写入AXI4-Stream/FIFO接口和数据读取AXI4-Stream/FIFO接口,非常适合于超高容量和超高性能的应用。此外,NVMe Host Controller IP支持RAID存储,从而可实现更高存储性能和存储容量。
2024-01-03 18:50:12
2184
原创 PCIe 3.0软核控制器,具备AXI接口和DMA功能
PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,实现PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不仅内置DMA控制器,而且具备AXI4用户接口,提供一个高性能,易于使用,可定制化的PCIe-AXI互连解决方案,同时适用于ASIC和FPGA。PCIe-AXI-Controller结构框图。
2023-12-09 16:55:17
1574
原创 Xilinx FPGA高性能多通道PCIe-DMA控制器
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了使用DMA地址队列的独立多通道、高性能Continous或Scather Gather DMA,提供FIFO/AXI4-Stream用户接口。
2023-11-29 10:12:03
2251
原创 自研基于Xilinx PCIe的高性能多路视频采集与显示控制器
视频采集与显示子系统可以实时采集多路视频信号,并存储到视频采集队列中,借助高效的硬实时视频帧出入队列管理和PCIe C2H DMA引擎,将采集到的视频帧实时传递到上位机采集缓冲区。在超带宽视频采集情况下,支持采集丢帧操作,后续视频可以正常采集。视频采集与显示子系统使用高效的PCIe H2C DMA引擎读取上位机显示缓冲区的视频帧,存储到视频显示队列中,并且可以借助外部输入的硬件显示定时脉冲实时访问视频显示队列,按照显示定时脉冲输出视频帧。
2023-11-29 10:07:40
1254
原创 PCIe-DMA多通道/高性能/超低延时/超低抖动视频采集显示V4L2驱动
视频采集与显示子系统使用高效的PCIe H2C DMA引擎读取上位机显示缓冲区的视频帧,存储到视频显示队列中,并且可以借助外部输入的硬件显示定时脉冲实时访问视频显示队列,按照显示定时脉冲输出视频帧。视频采集与显示子系统可以实时采集多路视频信号,并存储到视频采集队列中,借助高效的硬实时视频帧出入队列管理和PCIe C2H DMA引擎,将采集到的视频帧实时传递到上位机采集缓冲区。对于多路视频采集与显示子系统,在上位机可以使用标准的Linux V4L2视频驱动,实现多路视频信号的采集和显示工作。
2023-04-20 14:08:47
979
1
原创 Multi-Channel PCe QDMA&RDMA Subsystem
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA&RDMA Subsystem实现了使用DMA地址队列和DMA Ring缓冲的独立多通道、高性能Continous或Scather Gather DMA,提供FIFO/AXI4-Stream用户接口。
2022-12-24 20:52:44
1090
原创 基于多通道PCIe-DMA的JESD204B AD/DA、CameraLink/SDI采集显示、SRIO/光纤采集回放
基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了使用DMA地址队列的独立多通道、高性能Continous或Scather Gather DMA,提供FIFO/AXI4-Stream用户接口。
2022-09-01 23:14:04
450
原创 Multi-Channel PCIe QDMA Subsystem
可交付资料:详细的用户手册Design File:Post-synthesis EDIF netlist or RTL SourceTiming and layout constraints,Test or Design Example Project技术支持:邮件,电话,现场,培训服务联系方式:Email:neteasy163z@163.com1 介绍基于PCI Express Integrated Block,Multi-Channel PCIe QDMA Subsystem实现了基
2021-11-03 22:24:08
1456
原创 多通道PCIe DMA引擎IP
多通道PCIe DMA引擎IP在主机端PCIe驱动的控制和调度下,数据采集与回放IP Core可以同时完成对多个通道数据的采集以及回放驱动工作,既可采用行缓存机制(无需帧缓存,无需DDR),也可采用帧缓存机制(需要DDR),使用PCIe接口和主机进行数据的传输,设备端内嵌多通道DMA引擎完成多个通道数据的H2C(Host to Card)和C2H(Card to Host)传输,支持MSI中断机制,完全释放主机/CPU/GPU采集&回放的密集任务量,特别适用于高速AD/DA采集和回放、多通道视频采
2021-10-02 22:17:45
1689
1
原创 PCIe-AXI-Controller
PCIe-AXI-ControllerPCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,实现PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不仅内置DMA控制器,而且具备AXI4用户接口,提供一个高性能,易于使用,可定制化的PCIe-AX...
2021-09-17 17:32:08
1641
原创 基于Camera Link和PCIe DMA的多通道视频采集和显示系统
基于Camera Link和PCIe DMA的多通道视频采集和显示系统在主机端PCIe驱动的控制和调度下,视频采集与显示系统可以同时完成对多个Camera Link接口视频采集以及Camera Link接口视频回放驱动工作,既可采用行缓存机制(无需帧缓存,无需DDR),也可采用帧缓存机制(使用DDR),使用PCIe接口和主机进行数据的传输,设备端内嵌多通道DMA引擎完成多个DA数据的H2C(Host to Card)和AD数据的C2H(Card to Host)传输,支持MSI中断机制,完全释放主机/CP
2021-04-04 10:48:50
1523
原创 基于JESD204B和PCIe DMA的多通道数据采集和回放系统
基于JESD204B和PCIe DMA的多通道数据采集和回放系统在主机端PCIe驱动的控制和调度下,数据采集与回放系统可以同时完成对多个JESD204B接口AD数据的采集以及JESD204B接口DA回放驱动工作,既可采用行缓存机制(无需帧缓存,无需DDR),也可采用帧缓存机制(需要DDR),使用PCIe接口和主机进行数据的传输,设备端内嵌多通道DMA引擎完成多个DA数据的H2C(Host to Card)和AD数据的C2H(Card to Host)传输,支持MSI中断机制,完全释放主机/CPU/GPU
2021-03-31 23:09:09
1145
原创 SATA3.0主机控制器IP
SATA3.0 Host Controller IPSATA3.0 Host IP不仅实现了SATA协议的PHY(物理层)、Link(链路层)和TRN(传输层),并且实现了CMD(命令层)和APP(应用层),支持1.5、3和6...
2021-01-13 00:54:32
2123
原创 基于PCIe DMA的多通道数据采集和回放IP
基于PCIe DMA的多通道数据采集和回放IP在主机端PCIe驱动的控制和调度下,数据采集与回放IP Core可以同时完成对多个通道数据的采集以及回放驱动工作,既可采用行缓存机制(无需帧缓存,无需DDR),也可采用帧缓存机制(需要DDR),使用PCIe接口和主机进行数据的传输,设备端内嵌多通道DMA引擎完成多个通道数据的H2C(Host to Card)和C2H(Card to Host)传输,支持MSI中断机制,完全释放主机/CPU/GPU采集&回放的密集任务量,特别适用于高速AD采集和回放、多
2020-11-25 14:58:39
2123
1
原创 基于PCIe DMA的8通道视频采集&显示IP,兼容V4L2
基于PCIe和V4L2的8通道视频采集&显示IP Video Capture&Display IP for V4L2在主机端视频设备内核驱动V4L2 的控制和调度下,Video Capture&Display IP Core可以同时完成对8个视频通道数据的采集以及...
2020-10-22 18:36:35
1360
原创 基于KU115的FPGA加速卡
KU115 FPGA加速卡产品手册1. 概述 KU115加速卡是一款基于PCI Express总线架构的高性能FPGA加速卡。该FPGA加速板卡基于Xilinx的高性能Kintex UltraScale FPGA设计,挂载2组DDR4 SDRAM缓存单元,每组最大支持4GB容量,72...
2019-01-28 11:36:55
7034
2
原创 基于FPGA的高性能SHA2-512加密IP
SHA2-512 Encryption IPSHA2-512加密IP完全兼容消息摘要算法SHA2-512的实现。Core可以接收长达2^128-1 bits的消息长度,按照1024-bit大小对消息进行分块处理,并对不足1024-...
2018-12-19 22:11:25
671
1
原创 基于FPGA的高性能MD5加密IP
MD5 Encryption IPMD5加密IP完全兼容消息摘要算法MD5的实现。Core可以接收长达2^64-1 bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长...
2018-12-19 21:52:17
1743
3
原创 基于FPGA的高性能SHA2-256加密IP
SHA2-256 Encryption IPSHA2-256加密IP完全兼容消息摘要算法SHA2-256的实现。Core可以接收长达2^64-1 bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消...
2018-12-12 22:32:30
2064
原创 基于FPGA的高性能SHA1加密IP
SHA1 Encryption IPSHA1加密IP完全兼容消息摘要算法SHA1的实现。Core可以接收长达2^64-1 bits的消息长度,按照512-bit大小对消息进行分块处理,并对不足512-bit的消息结尾进行补位以及消息长...
2018-12-12 22:12:44
1088
原创 基于FPGA的可编程AES加解密IP
Programmable AES Encryption IP可编程AES加密IP可以集成到FPGA中,实现了AES(Advanced Encryption Standard) Rijndael加解密算法,兼容美国国家标准与技术研究院(NIST)发布的高级加密标准(AES)。AES IP处理128-bit分组数据,并且密钥长度可编程:128,192和256-bit。内核特性:使用A...
2018-11-15 09:35:54
2032
电子工程基于PCIe的多路视频采集与显示子系统设计:高效DMA引擎与全双工视频处理了文档的核心内容
2025-04-27
8通道PCIe-SGDMA,PCIe-QDMA,PCIe-RDMA,PCIe-CDMA,控制器,IP介绍手册
2024-08-27
NVMe主机控制器,AXI4-Stream接口,使用手册,Xilinx FPGA,PCIe 3.0,PCIe 4.0
2024-08-10
NVMe主机控制器,AXI4接口,使用手册,Xilinx FPGA,PCIe 3.0,PCIe 4.0
2024-08-04
NVMe AXI4 Host Controller IP,Xilinx FPGA,NVMe主机控制器,AXI4接口,高性能
2024-07-29
Xilinx FPGA NVMe A4S Host Controller, 高性能NVMe A4S主机控制器IP
2024-06-03
Xilinx FPGA SATA3.0主机控制器IP,SATA3.0 Host Controller IP
2024-02-27
Xilinx FPGA 多通道PCIe QDMA&RDMA IP,V4L2
2024-02-23
Xilinx FPGA NVMe Host Controller IP
2024-02-23
无损数据解压缩LZO Decompression IP
2024-02-23
无损数据压缩LZO Compression IP
2024-02-23
Clock Domain Crossing (CDC) Design & Verification Techniques
2023-06-01
PCIe-DMA多通道/高性能/超低延时/超低抖动视频采集显示,V4L2驱动
2023-04-20
Multi-Channel PCe QDMA&RDMA Subsystem
2022-12-28
基于PCIe的多路视频采集与显示子系统
2022-10-31
Multi-Channel PCIe QDMA Subsystem User Guide L.pdf
2021-10-30
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅