- 博客(25)
- 收藏
- 关注
原创 Vivado ILA数据导出MATLAB分析
有时候在系统调试时,数据在VIVADO窗口获取的信息有限,可结合MATLAB对已捕获的数据进行分析处理。
2024-12-08 21:15:52
628
原创 Lattice CrossLink-NX器件
—2.5 Gbps硬核MIPI D-PHY、5 Gbps PCIe、1.5 Gbps可编程IO、1066 Mbps DDR3。支持LVDS、subLVDS、OpenLDI (OLDI)、SGMII。FPGA架构可实现信号聚合、复制和拆分。——结合了28 nm FD-SOI技术和优化的FPGA架构,减少了100倍的软错误率,与同行相比功耗降低达75%,采用小尺寸封装,最小仅为4 mm x 4 mm。——高存储与逻辑单元比,每逻辑单元高达170 bit,加速AI推理。
2024-12-06 21:26:16
349
原创 Lattice Radiant & Propel Builder & Propel 2024.1 安装
因项目需要,对Lattice 器件LIFCL-40 CrossLink进行评估。
2024-12-06 17:51:08
412
原创 基于Zynq SDIO WiFi移植三(支持2.4/5G)
1 手机连接需要三次,三次都需要输入密码;2 平板连接需要三次,三次都需要输入密码;3 电脑连接需要一次,无感;
2024-10-04 20:53:36
704
原创 基于Zynq SDIO WiFi移植二(支持2.4/5G)
经过编译,将移植好的uboot、kernel、rootFS、ramdisk等烧录到Flash中,上电启动,在log中,可看到sdio设备。找到WIFI SSID,连接网络。
2024-10-04 20:45:03
1107
原创 基于Zynq SDIO WiFi移植一(支持2.4/5G)
基于SDIO接口的WIFI,在应用上,功耗低于USB接口,且无须USB Device支持,满足某些应用场景。
2024-10-04 20:25:18
885
转载 ZYNQ AXI-DMA Linux Cache 一致
ZYNQ AXI-DMA Linux Cache 一致_zynq linux axi-优快云博客
2024-07-18 13:01:49
87
1
转载 Zynq Cache问题的解决方法
PS和PL都在独立运行,PS通过DDR控制器来对DDR存储器进行访问,为了加速,常常将一些数据缓存(Cache),而且不是针对一个数据缓存,而是针对一批(Xilinx称为一行,即Line,一行长度为32)。其参数为:第一个参数是device结构体,第二个参数为DMA的实际地址,需要通过虚拟地址到实际地址的映射才能实现(这是Linux的本身特点),第三个参数为方向,可以选择DMA_TO_DEVICE或 DMA_FROM_DEVICE(需要包含头文件#include )。//将DDR内容拉进Cache。
2024-07-18 12:59:28
608
原创 基于Zynq SOC器件TCF编译及其使用
PetaLinux对TCF的支持力度比较好,如果系统设计到kernel更改,相应的驱动等都需要再次编译,因此对于系统的维护和稳定性都造成很大的影响。因此,本文将介绍,在不更改Kernel(非PetaLinux)的情况下,实现TCF功能,方便上软件人员通过网口进行软件调试。将待运行的elf文件上传至单板,文件夹随便,用户可以根据需求定,在此演示,我们采用/root目录。在线调试,可以单步单步调试,如下所示,演示完毕!编译好的agent,可直接拷贝到文件系统使用!内核和文件系统(Update)详见附件!
2023-12-20 11:48:37
1450
1
原创 Matlab Appdesigner智能硬件之Ethernet接口GUI
Matlab Appdesigner智能硬件之Ethernet接口GUI。
2023-11-15 22:13:49
133
原创 MATLAB Appdesigner发布独立运行缺mclmcrrt9_13.dll问题解决方法
通过app designer 发布的程序,在脱离MATLAB 2022b环境下运行,可能会出现却dll的问题,可通过软件MATLAB官网下载runtime所需库。
2023-11-15 22:02:08
774
原创 Field II学习&&应用笔记1-CFM仿真
下载CFM相关源码,修改field.m文件,设置运行环境在CFM文件夹目录建立sim_flow及其sim_bmd文件夹,可按照下述步骤进行实现全部过程。
2023-07-09 20:00:26
1057
原创 FPGA IP 之 USB 3.0(CY3014)接口
基于CY3014+X平台,实现USB 3.0接口数据采集,包含下述功能。2 PC批量下发数据 OUT;3 PC批量上传数据 IN;6 MATLAB上位机;1 寄存器的读写操作;
2023-05-27 17:31:26
701
原创 FPGA IP 之 USB 2.0(CY68013A)接口
基于CY68013A+X平台,实现USB 2.0接口数据采集,包含下述功能。2 PC批量下发数据 OUT;3 PC批量上传数据 IN;1 寄存器的读写操作;
2023-05-27 17:29:46
446
原创 Field II学习&&应用笔记0-初步环境
根据不同的系统和版本下载不同的压缩包,添加路径。将弹出Field ii 软件图像。运行field_init函数。
2023-04-08 09:52:42
869
原创 Vivado 2018.3 sdk烧写bin文件
在建立FSBL工程后,合并生成Bin文件,在烧写时,在main.c中增加下述代码。选择好生成的BIN文件和FSBL工程elf文件。
2023-04-07 09:14:37
2437
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人