详解信号逻辑电平标准: CMOS、TTL、LVCMOS、LVTTL、ECL、PECL、LVPECL、LVDS、CML

本文介绍了常见的数字电路电平标准,包括TTL、LVTTL、CMOS、LVCMOS、ECL、PECL、LVPECL、LVDS、CML、GTL、PGTL、HSTL和SSTL等,详述了各标准的电压范围、特点和应用场景,强调了电平转换和使用注意事项,如噪声容限、功耗、驱动能力和电磁辐射的降低。

Refer: (285条消息) FPGA几种电平:TTL,CMOS以及LVTTL,LVCMOS_Love coldplay的博客-优快云博客

常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。

供电电源、电平标准以及使用注意事项

1. TTL:Transistor-TransistorLogic三极管结构。

Vcc:5V;VOH>=2.4V;VOL

因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。所以后来就把一部分“砍”掉了。也就是后面的LVTTL。

l LVTTL又分3.3V、2.5V以及更低电压的LVTTL(Low Voltage TTL)。

3.3V LVTTL: Vcc:3.3V;VOH>=2.4V;VOL

2.5V LVTTL: Vcc:2.5V;VOH>=2.0V;VOL

更低的LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就OK了。

TTL使用注意

TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻; TTL电平输入脚悬空时是内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。

2. CMOS:Complementary MetalOxide Semiconductor PMOS+NMOS。

Vcc:5V;VOH>=4.45V;VOL

相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值