











只要设计好电流的分配 V是自动匹配的














两级放大器有两个接近的高阻抗节点 第二级的静态工作点不好设置

增大gm会影响单位增益带宽 因此希望高增益通常提升Rout

电流反馈增大输出电阻


简化分析的方法

从源极看电阻增大 从漏极看电阻显著降低










负载电流源和尾电流源冲突
common-feedback(cmfd)




高增益的来源 但是电流源不匹配也会因此而产生大的电压摆动
全差动放大器 未加入差分信号时 输出点的共模电平如何确定
共模反馈帮助确定全差动放大器的共模电平在什么位置


只对共模响应

源随器的最低电压比out1 out2点的最低电压高 因此出现摆幅低于源随器最低电压时检测到的电平低的信号失真,对应共模电平失真。(cm检测的dm范围与主放大器的dm范围不匹配)

和上面的检测电路存在的同样的问题

检测回路用低增益放大器
共模检测:电阻串联;电容的开关电路方案(时钟)


输入轨到轨 (输入输出接近全电压范围)

增大阶跃电压的值,建立的时间是相同的对于相同的Rc电路。

但运放存在压摆率 因为尾电流源是有限值 电流全分给m1则再增大电压 斜率不变


Sl=Iss/Cl
Vin-Vx=根号2倍的Vgs1-Vth时M2导通 Vgs1是共模时


电源抑制:电源上的波动到达输出点的增益是我们不想要的增益(电源到输出的增益与输入到输出增益的比值称为电源抑制比)


本文探讨了全差动放大器中高增益实现的关键,包括电流源匹配问题、共模反馈的作用以及电源抑制策略。重点讲解了共模电平设置、电流反馈对输出电阻的影响,以及如何通过简化分析方法解决负载电流源冲突。此外,还介绍了检测电路中可能遇到的共模失真问题和解决方案,如使用低增益放大器和时钟控制的共模检测电路。
3949

被折叠的 条评论
为什么被折叠?



