Altera DE2-70学习笔记2-十进制计数器

本文详细介绍了如何在Quartus II 9.1环境下,从创建工程到设计Verilog代码实现十进制计数器,再到功能和时序仿真的步骤。内容包括Verilog代码编写、分析综合、仿真文件设计、引脚分配、下载及逻辑分析仪SignalTabII的使用。

开发环境:Quartus II 9.1

1. 创建Quartus工程

    File->New Project Wizard,选择DE2-70的芯片,设置工程名为Counter10,顶层实体名也为Counter10

 

 

 

2. Verilog设计

    输入以下代码,并保存为Counter10.v(如果顶层模块的名字和工程设定的顶层实体的名称不一致,那么需要在工程导航Project Navigator中设置该模块为成顶层实体的入口)

 

module Counter10(
                                  iclk,
                                  rst_n,
                                  q,
                                  overflow
                             );
    input             iclk;
    input              rst_n;
    output [3:0]   q;
    reg [3:0]        q;
    output       &nbs

评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值