开发环境:Quartus II 9.1
1. 创建Quartus工程
File->New Project Wizard,选择DE2-70的芯片,设置工程名为Counter10,顶层实体名也为Counter10
2. Verilog设计
输入以下代码,并保存为Counter10.v(如果顶层模块的名字和工程设定的顶层实体的名称不一致,那么需要在工程导航Project Navigator中设置该模块为成顶层实体的入口)
module Counter10(
iclk,
rst_n,
q,
overflow
);
input iclk;
input rst_n;
output [3:0] q;
reg [3:0] q;
output &nbs

本文详细介绍了如何在Quartus II 9.1环境下,从创建工程到设计Verilog代码实现十进制计数器,再到功能和时序仿真的步骤。内容包括Verilog代码编写、分析综合、仿真文件设计、引脚分配、下载及逻辑分析仪SignalTabII的使用。
最低0.47元/天 解锁文章
871

被折叠的 条评论
为什么被折叠?



