
FPGA学习笔记
文章平均质量分 89
李敏儿oc
这个作者很懒,什么都没留下…
展开
-
FPGA学习笔记:I2C读写控制模块设计
之前设计了I2C最小单元读写模块,本文设计控制模块,多次调用最小单元模块,只需输入对应的器件地址、存储器地址,即可实现I2C读写操作。原创 2023-08-29 20:00:00 · 1638 阅读 · 3 评论 -
FPGA学习笔记:I2C协议原理及I2C最小单元读写模块设计
Verilog语言编程,设计I2C最小单元读写模块,能够读写1byte的数据,可通过控制模块传入指令,实现对应的读写操作。原创 2023-08-28 20:15:00 · 1515 阅读 · 0 评论 -
FPGA学习笔记:数据采集传输系统设计(六):ADC采集FIFO缓存UART发送系统顶层及仿真
Verilog编程的ADC采集FIFO缓存UART发送系统,本篇文章包含顶层文件和系统仿真,实现128点的ADC采集,并通过串口发送,可通过更改代码中的参数改变ADC连续采点的个数。原创 2023-08-27 20:00:00 · 4897 阅读 · 3 评论 -
FPGA学习笔记:数据采集传输系统设计(五):ADC采集FIFO缓存UART发送系统
Verilog编程语言,设计ADC采集FIFO缓存UART发送系统,通过ADC采集数据,将其缓存到FIFO存储器,串口读取存储器中的数据并发送。原创 2023-08-26 22:00:00 · 10562 阅读 · 6 评论 -
FPGA学习笔记:数据采集传输系统设计(四):FIFO IP核调用与仿真波形解读
Quartus II18.0的FIFO IP核调用与仿真。原创 2023-08-25 16:52:30 · 2532 阅读 · 1 评论 -
FPGA学习笔记:数据采集传输系统设计(三):AD采集驱动ADC128S052
Verilog编程语言下的AD采集驱动模块设计,硬件芯片为ADC128S052,包含源代码及仿真文件。原创 2023-08-24 22:59:09 · 8640 阅读 · 0 评论 -
FPGA学习笔记:数据采集传输系统设计(二):TLV5618型DAC驱动
FPGA DAC数模转换,Verilog编程的TLV5618型DAC驱动,包含源代码及仿真结果。原创 2023-08-22 19:00:46 · 3412 阅读 · 8 评论 -
FPGA学习笔记:数据采集传输系统设计(一):系统介绍
基于FPGA的数据采集传输系统设计,包括AD采集,DAC数模转换,能够将AD采集的数据用FIFO缓存,通过串口读取FIFO中存储的数据并发送至PC端。原创 2023-08-22 16:55:50 · 2864 阅读 · 0 评论 -
FPGA学习笔记:UART串口接收模块设计
FPGA串口接收模块设计,编程语言为Verilog,可设置波特率。原创 2023-08-21 19:36:23 · 1579 阅读 · 0 评论 -
FPGA学习笔记:按键消抖模块设计
基于Verilog的FPGA按键消抖模块设计,利用D触发器的特性判断上升沿和下降沿,二级触发器减轻亚稳态问题。原创 2023-08-20 16:23:03 · 1962 阅读 · 0 评论 -
FPGA学习笔记:UART串口发送模块设计
FPGA实现UART串口发送,编程语言为Verilog,可设定波特率。原创 2023-08-19 18:25:02 · 1154 阅读 · 0 评论 -
FPGA学习笔记:序列循环发送控制逻辑状态机
FPGA实现序列循环发送,包含单次序列发送逻辑设计、序列循环发送控制状态机、顶层模块。原创 2023-08-18 22:13:35 · 403 阅读 · 0 评论 -
FPGA学习笔记:Verilog利用计数器发生信号
FPGA利用计数器发生信号,包含等占空比信号发生、 非等占空比信号发生、序列型脉冲信号发生。原创 2023-08-17 22:19:11 · 1931 阅读 · 0 评论