IEEE1801 UPF 编写指南-3.DVFS设计

动态电压频率缩放(DVFS)通过在不需要峰值性能时降低电压和频率来减少芯片中的功耗。

使用DVFS的设计可以被视为在多个设计模式下运行的MSV(多电源电压)设计的特例。

在纯MSV设计中,设计的不同部分在不同电压下运行,并且这些部分保持在其各自的操作电压下运行。

在DVFS设计中,某些部分可以根据设计模式动态更改为其他电压,甚至可以关闭。

因此,DVFS设计必须在不同设计模式下满足不同的约束条件。

DVFS设计的要求

DVFS设计需要可变的电源供应,该供应能够

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

QRBQ94

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值