动态电压频率缩放(DVFS)通过在不需要峰值性能时降低电压和频率来减少芯片中的功耗。
使用DVFS的设计可以被视为在多个设计模式下运行的MSV(多电源电压)设计的特例。
在纯MSV设计中,设计的不同部分在不同电压下运行,并且这些部分保持在其各自的操作电压下运行。
在DVFS设计中,某些部分可以根据设计模式动态更改为其他电压,甚至可以关闭。
因此,DVFS设计必须在不同设计模式下满足不同的约束条件。
DVFS设计的要求
DVFS设计需要可变的电源供应,该供应能够
动态电压频率缩放(DVFS)通过在不需要峰值性能时降低电压和频率来减少芯片中的功耗。
使用DVFS的设计可以被视为在多个设计模式下运行的MSV(多电源电压)设计的特例。
在纯MSV设计中,设计的不同部分在不同电压下运行,并且这些部分保持在其各自的操作电压下运行。
在DVFS设计中,某些部分可以根据设计模式动态更改为其他电压,甚至可以关闭。
因此,DVFS设计必须在不同设计模式下满足不同的约束条件。
DVFS设计的要求
DVFS设计需要可变的电源供应,该供应能够