触 发 器

本文介绍了触发器,特别是D触发器的SystemVerilog模型。强调了异步置位和复位在时序逻辑中的潜在问题,以及同步置位/复位与时钟使能的关系。建议在设计中遵循同步原则或结构化的异步设计方法,以确保电路的稳定性和可靠性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

触 发 器

由正跳变沿触发的D触发器的最简单的SystemVerilog模型如下所示:

module dff loutput logic q, input logic d,clk);
	always_ff @(posedge clk)
		q<=d;
endmodule

因为这是时序逻辑,所以必须用非阻塞赋值。同样,负跳变沿触发的触发器可以通过检测逻辑电平从1跳变到0来建立模型。

异步置位和复位

在这里插入图片描述
这两个输入应该只用于触发器的初始化。在系统正常运行期间,用R和S信号来设置触发器的状态是一个坏习惯,必须改正。这样做是因为在同步系统中,触发器的状态改变只允许由时钟的跳变沿触发。由于置位或复位输人信号是异步的,因此不能确保触发器输出的改变发生在特定时刻。这会引起各种时序问题。总而言之,在设计中必须保持严格的同步,或者遵循结构化的异步设计方法,才能设计出稳定可靠的时序电路。

下面是一个带异步复位的D触发器的SystemVerilog模型,该触发器的输出变化必须发生在时钟的正跳变沿和复位信号的负跳变沿时刻:


                
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

傻童:CPU

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值