- 博客(2)
- 收藏
- 关注
原创 UltraScale新架构FPGA中MGT参考时钟的共享问题
高速收发器(GT)高速收发器是FPGA中专用于收发高速数据的硬件结构,UltraScale架构中的GTY收发器是功率高效的收发器,在UltraScale FPGA中支持500Mb/s到30.5Gb/s的线速率,在UltraScale+FPGA中支持32.75Gb/s的线速率。每个GTY BANK包括四路收发通道,即一个QUAD,每个收发通道具有独立的通道锁相环CPLL,为收发数据提供参考时钟,每个QUAD还有两个共用的QPLL时钟资源可提供到四个收发通道,原理图如图1.1所示。每一组收发通.
2021-04-19 20:10:00
4439
1
原创 使用VIVADO 2019.1 搭建以太网接口
以太网 MAC+SGMII->GMII接口转换以FPGA V7为例,搭建一个千兆以太网接口。运行环境为Vivado2019.1。板卡的FPGA V7与千兆网口芯片采用SGMII互联,最终实现FPGA与上位机之间的千兆网卡通信,实际实现时,V7采用MAC + GMII ->SGMII的结构。SGMII接口使用1G/2.5G Ethernet PCS/PMA or SGMII ip核,MAC层使用Tri Mode Ethernet MAC ip核。由于MAC层IP不支持SGMII接口,因此需要G
2021-03-21 19:43:32
7789
29
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人