
高速设计
文章平均质量分 84
专治PCB疑难杂症
PCB技术相关问题 留言杨老师,微信号:PCB206
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
高速信号走表层会不会带来EMC问题?高速信号能不能走外层?微带线和带状线优势和劣势有哪些?高速信号可以走微带线吗?
来自群友的疑难杂症(加杨老师V信:PCB206 可入群):有群友反馈了一个关于高速信号走线的问题, 一则是担心信号质量,能不能走表层的问题?二则是担心高速信号走表层有EMC问题,担心产品EMC过不了或者出现电磁干扰。针对第一个问题杨老师给的答复是:高速信号肯定是可以走外层的.至于什么时候可以走,什么时候不可以走,还是要视具体项目的设计情况而定 不能一概而论。大家知道海思很多平台都是2层板 4层板,如摄像机,路由器等等这些产品海思推荐的方案基本都是2层和4层, 若不能走外层,那就没有层...原创 2021-08-08 21:37:01 · 5465 阅读 · 0 评论 -
USB等高速差分信号是否需要包地?
硬件李工,Layout刘工的疑难杂症:USB差分信号到底需不需要包地?对于李工来说,是非常想包地,而Layout张工则表示板上由于布线空间影响,根本就没有完整的空间包地。李工和张工同时咨询杨医生,是否有必要包地,如果不包地有没有风险?杨医生回复:其实高速走线的设计跟包地真的没有多大关系,真正有关系的是信号间的干扰,专业术语也叫串扰,包地只是解决串扰的其中一个手段。如果串扰问题没有或者说是没影响,其...原创 2018-05-28 20:40:39 · 15935 阅读 · 6 评论 -
PCIE5.0如何进行PCB设计?32G高速信号设计注意事项有哪些,高速板材如何选择?
来自专治疑难杂症平台杨老师的分享(五大微信群群友突破2000人啦,添加杨老师微信号Johnnyyang206,可添加入群)Q:PCIE5.0都发布了,杨老师是不是该分享点什么?这样群友在后面遇到PCIE5.0的高速PCB设计时,不会遇到个措手不及。PCI Express 5.0的正式版规范已经发布了,这个大家应该都知道了吧,如果没有这个规范又需要的,可以联系杨老师(Johnnyyang...原创 2019-06-26 17:43:51 · 15410 阅读 · 3 评论