米勒电容与米勒效应

米勒效应

在这里插入图片描述
Ciss= CGE+ CGC 输入电容
Coss= CGC+ CEC 输出电容
Crss= CGC 米勒电容

下面我们以MOS中的米勒效应来展开说明:

米勒效应在MOS驱动中臭名昭著,它是由MOS管的米勒电容引发的米勒效应,在MOS管开通过程中,GS电压上升到某一电压值后GS间电压会经过一段不变值的过程,过后GS间电压又开始上升直至完全导通,如下图中最粗的曲线所示:
在这里插入图片描述
绿色:Vgs;黄色:Vds;紫色:Id;
在这里插入图片描述

  1. MOSFET的栅极驱动过程,可以简单的理解为驱动源对MOSFET的输入电容(主要是栅源极电容Cgs)的充放电过程;
  2. 当Cgs达到导通阈值电压之后, MOSFET就会进入开通状态;当MOSFET开通后,Vds开始下降,Id开始上升,此时MOSFET进入饱和区;
  3. 但由于米勒效应,Vgs会持续一段时间不再上升,此时Id已经达到最大,而Vds还在继续下降,直到米勒电容充满电,Vgs又上升到驱动电压的值,此时MOSFET进入电阻区,
  4. 此时Vds彻底降下来,开通结束。(由于米勒电容阻止了Vgs的上升,从而也就阻止了Vgs的下降,这样就会使损耗的时间加长,从而增加了损耗。

米勒平台
在第一个转折点处: Vds开始导通。Vds的变化通过Cgd和驱动源的内阻形成一个微分。因为Vds近似线性下降,线性的微分是个常数,从而在Vgs处产生一个平台。
米勒平台是由于mos管的gd两端的电容引起的,即MOS管datasheet中的Crss, 这个过程是在给Cgd充电,所以Vgs变化很小,当Cgd充到Vgs水平时,Vgs才开始继续上升。
Cgd在MOS刚开通的时候,通过MOS快速放电,然后被驱动电压反向充电,分担了驱动电流,使得Cgs上的电压上升变缓,出现平台。

Mos主要损耗也对应这几个状态,
开关损耗(开通过程和关断过程,与管子的开关频率乘正比,米勒平台,由于Vbus电压和负载电流不能改变,开关损耗由米勒平台的时间决定)。
导通损耗(Rdson,可以通过选型降低损耗),
续流损耗(体二极管,损耗大小由负载电流决定,不是所有系统都有),
还有雪崩能量损耗
。只要把这些损耗控制在mos承受规格之内,mos即会正常工作,超出承受范围,即发生损坏。而开关损耗往往大于导通状态损耗,不同mos这个差距可能很大。

米勒效应的形成原理及分析

在这里插入图片描述

  1. t0-t1: 驱动电流Ig为Cgs充电,Vgs上升,Vds和Id保持不变,一直到t1时刻,Vgs上升到导通阈值电压Vgs(th),在t1时刻以前,MOS处于截止区
    在这里插入图片描述
  2. t1-t2: MOS管开始导通,也就标志着Id开始上升。在这个时间段内,驱动电流仍然是为Cgs充电,Id逐渐上升,在上升的过程中,Vds会稍微有一些下降,这时因为下降的di/dt在杂散的电感上形成一些压降。从t1时刻开始,MOS管进入饱和区在饱和有固有转移特性:Id=Vgs*Gm,其中Gm为跨导,只要Id不变,Vgs就不变。Id在上升到最大值以后,而此时又处于饱和区,所以Vgs会维持不变。
    在这里插入图片描述
  3. t2-t3: 从t2时刻开始,进入米勒平台期,米勒平台就是Vgs在一段时间几乎维持不变的一个平台,此时漏电流Id最大,且Vgs的驱动电流转移给Cgd充电,出现了米勒平台,Vgs电压维持不变,然后Vds就开始下降了。在这里插入图片描述
    MOSFET中的米勒平台其实就是MOSFET处于“放大区”的典型标志。 只要电路工作在放大区,功耗比较大,需要放大时间特别短,MOS管也是在这个区域坏的最多。电子器件,三极管和MOS管在从关断到完全饱和的过程中必然会经过一个放大区。三极管经过放大区的时间极短,相对MOS管不那么容易坏。
    放大区功耗大的问题举例:
    在这里插入图片描述
  4. t3-t4: 当米勒电容Cgd充满时,Vgs电压开始继续上升,直到MOS管完全导通。所以,在米勒平台,是Cgd充电的过程,这时候Vgs变化很小,当Cgd和Cgs处在同等水平时,Cgs才开始继续上升。

在这里插入图片描述

在这里插入图片描述

Crss不是一成不变的,与漏极电压有关,电压越高,米勒效应越明显。高压系统的管子要更注意米勒效应。

米勒效应的危害和改进

米勒效应会产生米勒平台,也就是开通阶段阻碍驱动电压的上升,关断阶段阻碍驱动电压的下降,延长了开关时间,导致损耗严重,降低了电路的效率。另外,MOS管不能快速的开关,容易造成稳定性降低。

对于有上下管驱动的电路,有上下管同时导通的风险。如下分析:
在这里插入图片描述

  1. 上管开通,下管关断时的情况
    在上管开通和关断时,下管栅极上会产生一个尖峰,尖峰的电压增加了上下管同时导通的风险,严重时会造成非常大的电流同时流过上下管,损坏器件。
    在下管关断后,上管米勒平台结束时,桥臂中点电压由0V升到VDD, MOS管的源极和漏极之间产生陡峭的dv/dt。由此,在Cgd电容产生的电流会流到栅极,经栅极电阻到地,这样就会在栅极电阻上产生电压降。这种情况,可能发生上下管导通的风险。
    在这里插入图片描述
  2. 上管关断下管开通时的波形
    下管开通关断出现的这种波形是由Cgd电容导致的寄生开通现象。
    在这里插入图片描述
    但因为MOS管的制造工艺,一定会产生Cgd,也就是米勒电容一定会存在,所以米勒效应不能避免。当MOS管的输入信号频率较高时,米勒电容会显著影响MOS管的开关速度,产生一个延迟时间,称为米勒平台时间。因此,在高频应用中,需要考虑米勒平台时间对系统性能的影响。

改进措施:

  1. 降低栅极电阻的阻值,使Igs的电流增大,栅极驱动极的电流能力要大。
  2. 提高栅极驱动极的电压,±20V内
<think>好的,我现在要处理用户关于MOSFET米勒效应的问题,包括其工作原理、图解分析和电路仿真。首先,我需要回忆一下米勒效应的基本概念,确保自己理解正确。 米勒效应主要是由于MOSFET的栅漏电容(Cgd)在开关过程中引起的电压变化,导致栅极驱动电流被放大,从而影响开关速度。用户可能想知道这具体是如何发生的,以及如何通过电路图或仿真来展示这一现象。 接下来,我需要检查是否有相关的参考资料。用户提供的引用[1]提到了电感和雪崩击穿,可能米勒效应无直接关联,但需要确认是否有间接联系。如果引用内容不相关,可能需要仅依靠自己的知识库。 然后,思考如何分步骤解释米勒效应。首先介绍MOSFET的结构,特别是寄生电容的部分,尤其是Cgd。然后解释在开关过程中,当漏极电压变化时,Cgd如何导致栅极电流的变化,从而产生米勒平台。 图解分析部分需要描述典型的开关波形图,特别是栅极电压在米勒平台期间的平坦阶段。可能需要建议用户参考带有波形标注的电路图,或者自己用文字详细描述。 关于电路仿真,用户可能想知道如何使用仿真软件(如LTspice或Simulink)来搭建测试电路,设置参数,并观察栅极电压和漏极电流的变化。需要给出具体的步骤,比如添加脉冲信号源,选择合适的MOSFET模型,设置探头等。 同时,用户可能存在的疑问包括米勒效应带来的负面影响,如开关损耗增加,以及如何通过减小Cgd或优化驱动电路来缓解。这些可以作为相关问题提出。 需要确保使用正确的中文术语,并按照用户的要求使用LaTeX格式,例如在提到电容时使用$C_{gd}$,方程使用$$...$$。同时,生成的三个相关问题要围绕米勒效应的原理、影响和抑制方法展开。 最后,验证回答的结构是否清晰,分点是否明确,是否有遗漏的关键点,并确保引用正确,即使引用[1]的内容当前问题关联不大,也要在适当的地方标注,但可能此处引用并不适用,需确认是否需要提及。</think>### MOSFET米勒效应的工作原理 米勒效应MOSFET开关过程中由栅漏电容($C_{gd}$)引起的现象。当MOSFET的漏极电压($V_{DS}$)快速变化时,$C_{gd}$会通过栅极驱动回路充放电,导致栅极电流显著增加。具体过程如下: 1. **导通阶段**:栅极电压$V_{GS}$上升至阈值电压后,$C_{gd}$的电压差($V_{GD} = V_{GS} - V_{DS}$)开始变化,此时$C_{gd}$的充电电流需要由驱动电路提供[^1]。 2. **米勒平台阶段**:当$V_{DS}$开始下降时,$C_{gd}$的位移电流$i = C_{gd} \cdot \frac{dV_{DS}}{dt}$反向流动,阻碍栅极电压进一步上升,形成栅极电压的“平台期”。 3. **完全导通阶段**:$V_{DS}$降至最低后,$C_{gd}$的充放电完成,栅极电压继续上升至驱动电压。 $$ i_{gate} = C_{gd} \cdot \frac{d(V_{GS} - V_{DS})}{dt} $$ ### 图解分析 下图展示了典型的MOSFET开关波形: ![Miller Effect Waveform](https://via.placeholder.com/400x200?text=Miller+Effect+Waveform+Example) - **栅极电压($V_{GS}$)**:在米勒平台期保持平坦(阶段②)。 - **漏极电压($V_{DS}$)**:在阶段②快速下降,导致$C_{gd}$电流反向。 - **漏极电流($I_D$)**:在阶段②达到峰值,$V_{DS}$下降同步。 ### 电路仿真步骤(以LTspice为例) 1. **搭建电路**: - 选择N沟道MOSFET(如IRF540N),添加脉冲电压源驱动栅极。 - 负载使用电感+电阻模拟感性负载(如$L=1\,\text{mH}$,$R=10\,\Omega$)。 2. **设置仿真参数**: ```python .tran 0 10us 0 1ns .step param Cgd list 1p 10p 100p # 分析不同Cgd对米勒平台的影响 ``` 3. **观察关键波形**: - 栅极电压的米勒平台持续时间。 - 漏极电压变化率$\frac{dV_{DS}}{dt}$栅极电流的关系。 ### 相关问题 1. 如何通过电路设计减少米勒效应的影响? 2. 米勒效应MOSFET开关损耗有何关联? 3. 在同步整流电路中,米勒效应会引发哪些潜在问题? : 引用[1]中提到的电感能量转换过程米勒效应无直接关联,但可辅助理解开关过程中的瞬态特性。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

一记绝尘

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值