- 博客(3)
- 收藏
- 关注
原创 基于system verilog开发FPGA struct 、 interface
在fpga开发项目的时候,尤其是模块比较多的时候,那么信号连接多,需要在多个模块内保持信号连接正确,并且位宽需要保持一致,在这个问题上经常会疏忽出错,近期开发fpga项目时使用了system verilog来进行开发FPGA,在这个过程中发现了一些优点,特此分享,syetem verilog的语法是兼容verilog的,在fpga开发时只会用到部分可综合的语法,恰是这部分语法让fpga开发变得更加方便。1、system verilog中的。
2024-12-25 16:26:12
466
原创 基于FPGA的EMMC大容量存储
项目完成情况:FPGA读写EMMC模块 就1个纯verilog模块,模块代码400多行即完成初始化、数据读写、CRC7、CRC16等EMMC读写所需要的所有功能。
2024-12-20 16:12:34
2161
1
原创 FPGA基于SDIO-4线模式读写SD卡、TF卡、SDNAND
这些易失性存储器使用的频率是最高的,但同时有些非易失性存储器也常常会使用到,一般对于存储参数类的小容量存储器会使用eeprom(iic接口)、flash(spi)接口等。网上基于SD2.0的协议介绍也比较多,在此就不太详细的介绍协议细节,主要介绍FPGA读写SD卡需要的具体内容。 发送 cmd8,如果 sd 卡有响应,则 sd 卡属于 sdhc 类型,并且工作电压正常,初始化工程。如 果 sd 卡无响应,则 sd 卡可能属于 sdsc 类型,或者工作电压不正常,或者当前卡不属于 sd 卡,初始化失败。
2024-03-30 14:40:14
2561
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅