一、发起沿和捕获沿
发起沿:数据发送的时钟沿叫发起沿。
捕获沿:数据接收的时钟沿叫捕获沿。
发起沿和捕获沿之间一般情况下相差一个时钟周期。
二、四种时序路径模型

1.外部输入端口到内部寄存器的路径。
2.内部寄存器之间的时序路径。
3.内部寄存器到外部端口的时序路径。
4.输入到输出的组合路径。
上述四种时序路径的起点和终点
start end point
1.Device A/clk rega/D
2.rega/clk regb/D
3.regb/clk Device B/D
4.input output
事实上前3类时序路径我们可以归结为一类:从一个寄存器的时钟端口到另一个寄存器的数据端口。只不过它们有可能在芯片内部,有可能从外部到内部。
时序模型的抽象

三、数据到达时间、时钟到达时间、数据需求时间
数据到达时间的概念:数据从发送沿发起之后,经过多久时间到达接收寄存器的数据端口。既然计算时间,我们需要有时间的基准点,默认将发送沿作为0时间发送点。

数据到达时间=时钟传输延时+寄存器传输延时+组合逻辑延

最低0.47元/天 解锁文章
467

被折叠的 条评论
为什么被折叠?



