- 博客(11)
- 收藏
- 关注
原创 SPI总线学习笔记
SPI为一主多从的总线架构,从而不会发生抢占总线的情况,所以在I/O电路上,可使用Push-Pull输出,对比IIC的OD门可获得更快的开关速度,但是SPI在发送一帧数据后,会产生中断,中断期间需读取数据寄存器中的数据,否则后续传输的数据会丢失,这就导致在连续传输数据的情况下,SPI的通信速度会受制于中断的处理速度;移位寄存器一般由多个D触发器构成,由图7可知,在时钟边沿到达时,寄存器输出端将会刷新数据,那么随着时钟脉冲的到来,数据就可以逐步向高位的寄存器进行移动,最后再并行输出到SPI的数据寄存器中。
2023-09-13 00:43:34
375
原创 关于IIC总线的若干问题
IIC是飞利浦提出的一种通信总线结构,其硬件架构比较简单,仅包含SCL和SDA两条线。根据最新的IIC总线标准,IIC总线包含Standard-mode(100kbit/s)、Fast-mode(400kbit/s)、Fast-mode Plus(1Mbit/s)、High-speed mode(3.4Mbit/s)以及Ultra-Fast-mode(5Mbit/s)5种不同速率的模式,图一给出了前三种模式的相关参数。图1 IIC总线几种模式的相关参数根据图1,可以提出以下几个问题:1、几种不同模式的硬件架
2023-01-26 00:03:01
2076
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人