pcie
文章平均质量分 95
被王大锤砸的核桃
不努力过后怎么会知道天赋有多么重要呢?
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
PCIe系列专题之二:2.0 Transaction layer事务层概述
原文:https://blog.youkuaiyun.com/zhuzongpeng/article/details/76136110一、故事前传上回我们对PCIe的一些基础概念作了一个宏观的介绍,了解了PCIe是一种封装分层协议(packet-based layered protocol),主要包括事务层(Transaction layer), 数据链路层(Data link layer)和物理层(Phys...转载 2018-05-02 22:13:04 · 3202 阅读 · 0 评论 -
PCIe系列专题之一:PCIe技术概述
原文:https://blog.youkuaiyun.com/zhuzongpeng/article/details/76136110SSD的协议标准除了SATA,还有一个更先进的协议标准,就是PCIe。PCIe总线使用了高速差分总线,并采用了端到端的连接方式。两个设备之间的的传输通道,称为Link,由1,2, 4, 8, 16, 32个Lane组成。Lane的数目代表Link的传输宽度(x1, x2, x4...转载 2018-05-02 22:07:18 · 3095 阅读 · 0 评论 -
Xilinx FPGA 的PCIE 设计----xapp1052BMD_PCIE-DMA
觉得这篇讲解PCIE的FPGA设计不错,mark一下。写在前面近两年来和几个单位接触下来,发现PCIe还是一个比较常用的,有些难度的案例,主要是涉及面比较广,需要了解逻辑设计、高速总线、Linux和Windows的驱动设计等相关知识。这篇文章主要针对Xilinx家V6和K7两个系列的PFGA,在Linux和Windows两种系统平台下,基于Xilinx的参考案例XAPP1052的基础上,设计实现了...转载 2018-07-05 11:21:24 · 9721 阅读 · 6 评论 -
Xilinx中的xapp1052理解
转载:xapp1052是xilinx官方给出的一个有关DMA数据传输的样例,用于PC端和FPGA端之间的DMA数据传输。首先需要说的是,xapp1052并不是一个完整的DMA数据传输的终端硬件设计,这在下面会有详细解释。 首先说一下xapp1052模块的组成结构:顶层模块是xilinx_pci_exp_ep,在顶层模块中包含pci_exp_64b_app和bmd_design两个模块,其中p...转载 2018-07-05 11:38:28 · 1038 阅读 · 0 评论
分享