小数分频设计实现(1.5分频,3.5分频,4.5分频)

这篇博客介绍了小数分频的设计实现,包括使用触发器、数据选择器和二倍分频模块的方法,以及通过时序图和采样技术来实现3.5和4.5分频的电路设计。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1. 触发器+数据选择器+二倍分频模块实现

 

module freq_div #(
    parameter N = 3
) (
    input clk,
    input rst_n,
    output clk_out
);
    //counter
    reg [3:0] cnt ;
    always @(posedge clk or negedge rst_n) begin
        if (~rst_n) begin
            cnt <= 0;
        end else if (cnt == 2) begin
            cnt <= 0;    
        end else begin
            cnt <= cnt +1;    
        end      
    end
    // 
    reg div1, div2;
    // assign tff_en1 = (cnt == 0) ? 1 : 0;
    // assign tff_en2 = (cnt == 2 )? 1 : 0;

    always @(posedge clk ) begin
        if (~rst_n) begin
            div1 <= 0;
        end else if (cnt == 0) begin
            div1 <= ~div1 ;
        end
    end
    always @(negedge clk ) begin
        if (~rst_n) begin
            div2 <= 0;
        end else if (cnt == 2 ) begin
            div2 <= ~div2;
        end
    end
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值