在了解了sdram的构成原理之后,我们来针对某一款ddr芯片来看看其的内部结构和操作方法,首先来针对一款ddr的芯片看看其硬件的组成的结构。现在以K4T1G084QQ
这颗DDR2的芯片为例,此芯片
采用的是设计为16MBit×8BANK×8I/Os,共128MByte
管脚功能 | 管脚名称 | 类型 | 描述 |
时钟信号 | CK/nCK | input | 系统时钟差分输入引脚,所有的地址和控制信号在CK的上升沿或者nCK的下降沿采样,输出数据在CK或者nCK的电平发生变化时被采样 |
时钟使能信号 | CKE | input | 内部时钟使能信号,高电平有效,当系统处于掉电、挂机等状态时关闭SDRAM |