一、内容总结
PCIe ASPM L1状态是硬件自主管理的深度省电模式,核心机制如下:
-
L1状态特点:
- 高省电,长延迟:比L0s更省电,但恢复时间更长(毫秒级),适合设备长时间空闲(如待机)。
- 协商进入:下游组件通过发送PM_Active_State_Request_L1 DLLP请求,上游组件回复PM_Request_Ack(接受)或PM_Active_State_Nak(拒绝)。
- 快速退出:任一组件可触发L1→L0恢复,交换机需在1μs内传递退出请求,避免延迟累积。
-
关键流程:
- 进入L1:
- 下游组件满足条件(无待发TLP/DLLP、流控信用充足)后发送请求。
- 上游组件接受则链路进入电气空闲(Electrical Idle
- 进入L1: