自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(13)
  • 收藏
  • 关注

原创 AD20设置铺铜规则

AD20铺铜规则设置指南:通过右侧设置面板和规则设置(DR)配置铺铜参数,包括Polygonconnect(设置铺铜连接方式)和Clearance(设置间距规则)。这两个关键选项决定了铺铜与焊盘/过孔的连接形式及电气间距,确保PCB设计符合制造要求。摘要简要说明了AD20软件中铺铜规则的基本配置方法。

2025-09-15 21:56:38 452

原创 硬件PCB的一些tips:

本文总结了PCB设计的几个实用技巧:1.布线顺序应从难到易,先处理密集区域如主控芯片部分;2.线宽选择需与焊盘匹配,不同功能区域参考电流线宽对照表;3.不同宽度线路汇合时可采用通道设计优化电源/地线美观度;4.晶振电路要缩小布局面积,下方避免走信号线只铺地。这些方法能有效提升PCB设计质量和可靠性。

2025-08-28 16:32:16 196

原创 ADC前端滤波设计

摘要:DSP主控芯片通过ADC采集电流传感器信号时出现280kHz高频杂波干扰。采用RC低通滤波器进行滤除,通过计算确定电阻值在5Ω-39Ω范围可有效滤除干扰且不影响40kHz有效信号采集。详细介绍了RC滤波原理和典型应用场景,并给出DSP芯片ADC前端的推荐设计:运放跟随器+RC滤波(47-100Ω电阻并联10-100nF电容)紧贴ADC引脚的方案。该方案能有效抑制高频噪声,保证采样精度,是DSP系统信号采集的常用解决方案。

2025-08-21 22:07:51 875

原创 AD20学习

本文总结了Altium Designer 20(AD20)的PCB设计要点,涵盖板框规划、模块化布局、设计规则设置、布线技巧及生产文件输出等内容。文章提供了详细的快捷键操作和参数设置建议,适合PCB设计初学者快速掌握AD20的核心功能与设计规范。

2025-07-22 09:29:04 1080

原创 LTSR 6_NP电流传感器应用

LTSR 6-NP电流传感器的应用。

2025-01-09 09:03:40 424

原创 TI-TMS320F2812(DSP2812)实现DS1308时钟芯片功能

TI-TMS320F2812(DSP2812)实现DS1308时钟芯片功能DS1308使用I2C通信,在使用时需注意时序及寄存器的准确性。

2024-09-27 16:12:40 1292

原创 AD9软件学习

AD9软件学习学习视频链接:B站洋桃电子画线在保证功能的基础上,尽量美观。多画直线。对于信号线最好不要过孔,尽量将器件设置到一个层上,滤波电容可以放到另一个层。一定要注意封装镜像的问题。千万不要画错封装。

2024-09-27 15:19:00 1363

原创 光耦TLP785原理及应用

光耦是一种独特的电子元器件,它利用光作为媒介来传输电信号,实现了电接口的隔离和信号的转换。光耦主要由发光二极管(LED)和光敏转换器(如光敏三极管、光敏二极管等)组成。光耦的主要作用:电气隔离、信号传输、隔离保护、信号匹配与转换、开关控制、检测系统工作状态、数据存储与显示。光耦是电流控制型器件,所以在设计时着重考虑其电流影响。

2024-08-02 16:25:15 2594 1

原创 整机单个芯片更换操作流程步骤

芯片更换操作需要遵循一定的流程步骤,确保芯片不会因操作不当而损坏,同时也保证整机的质量。以下为一些步骤可供参考(以U10芯片为例)。芯片更换操作需要遵循一定的流程步骤,确保芯片不会因操作不当而损坏,同时也保证整机的质量。

2024-08-02 15:50:06 1053

原创 硬件测试查找问题流程及全面考虑思路

板子测试查找问题是一个复杂但至关重要的过程,它旨在确保电路板在制造、组装和最终应用中的质量和可靠性。板子测试查找问题过程,旨在全面排查潜在的问题点。通过细致的分析与测试,成功识别并定位问题。

2024-08-02 14:20:45 2259

原创 硬件测试方法及流程

硬件测试是确保硬件设备质量的重要手段,通过全面的测试流程和方法,可以及时发现并解决硬件产品中的缺陷,提高产品的可靠性和用户满意度。

2024-08-02 13:40:24 3783

原创 FPGA+74LV164D+2位8段数码管(A-3D2SR)

在做此项目时,多次出现数码管鬼影的现象,其原因为驱动部分没有给限制条件,即驱动部分应如上方驱动代码加入:只有当前一个数值与本次数值不同时,移位寄存器才会进行1次8位的移位操作。

2024-08-02 11:31:00 230

原创 Verilog学习流程

FPGA Verilog语言学习

2024-08-02 10:22:00 1721

C2Prog串口安装包

C2Prog串口安装包

2024-11-25

Logic-2.4.9-windows-x64

Logic-2.4.9-windows-x64

2024-11-25

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除