感觉有人把访存次序consistency和缓存一致性coherency搞混了。我从硬件角度说说他们到底是什么。
首先我有一些假设,每个核拥有独立的一级缓存,他们之间通过总线相连并一直保持开启和一致性。为了简单起见我把二三级省略了。
缓存一致性,排名第一的答案解释的很好了,我只加一点,就是它是针对同一缓存行的地址的。有些变量处于相同缓存行的不同字节,我们仍然认为他们是一个地址。
而访存次序定义了访存指令执行的次序。再详细一点,访存可以分成两部分,一部分是请求request,一部分是完成completion,这两步是可以拆开的。并且,请求的次序和完成的次序可以是打乱的。例如read A, read B可以拆分成r
首先我有一些假设,每个核拥有独立的一级缓存,他们之间通过总线相连并一直保持开启和一致性。为了简单起见我把二三级省略了。
缓存一致性,排名第一的答案解释的很好了,我只加一点,就是它是针对同一缓存行的地址的。有些变量处于相同缓存行的不同字节,我们仍然认为他们是一个地址。
而访存次序定义了访存指令执行的次序。再详细一点,访存可以分成两部分,一部分是请求request,一部分是完成completion,这两步是可以拆开的。并且,请求的次序和完成的次序可以是打乱的。例如read A, read B可以拆分成r

本文探讨了缓存一致性和访存顺序的区别,强调了内存壁垒指令在多核环境中的作用。缓存一致性确保同一缓存行地址的更新同步,而访存顺序涉及请求和完成的次序。文章举例说明了不同场景下使用内存壁垒的重要性,并分析了在多核环境中如何保证数据一致性,提出了软件锁和原子操作作为解决方案。
最低0.47元/天 解锁文章
1992

被折叠的 条评论
为什么被折叠?



