|
页码 |
原文 |
更正 |
说明 |
|
Pg47,倒数第10~11 |
在这些查找表中将 |
这些查找表 |
去掉“在”和“中将” |
|
Pg50,倒数第16行 |
两个虚拟地址 |
两个相同的虚拟地址 |
|
|
Pg51,倒数第13行 |
系统软件将如何 |
系统软件如何 |
去掉“将” |
|
Pg52,倒数第16行 |
其中TLB0CFG |
TLB0CFG |
去掉“其中” |
|
Pg58,倒数第9~10行 |
“当系统软件访问此页表时”这段话 |
这个页表必须使用TLB1进行虚实地址转换,否则当系统软件访问此页表时可能会出现在TLB Miss异常处理程序中再次出现TLB Miss的情况。 |
|
|
Pg58,倒数第5行 |
整个处理器的使用效率 |
整个处理器的效率 |
去掉“使用” |
|
Pg66,倒数第12行 |
正常的存放访问一致性 |
正常的存放访问顺序 |
将“一致性”改为“顺序” |
|
Pg66,倒数第3行 |
流水线控制部件和操作系统 |
流水线控制部件和分支预测单元 |
|
|
Pg71,倒数第9行 |
使用“mbar指令实现eieio指令后。”加上一段话。 |
注意目前E500内核存在一个Bug,“mbar 1”指令失效,这要求程序员将所有“mbar 1”和“eieio”指令替换为“msync”,实际上这个Bug的修复由编译器完成更为合理。 |
|
|
Pg75,倒数第2行 |
在MPC8548钟还 |
MPC8548 |
去掉“在”和“钟” |
|
Pg75,倒数第1行 |
可以支持64位的DDR总线宽度 |
支持64位的DDR |
去掉“可以”和“总线宽度” |
《Linux PowerPC详解》勘误2
最新推荐文章于 2021-06-23 11:36:54 发布
本文档针对嵌入式系统内存管理中的表述进行了详细校正,包括删除冗余词汇、修正表述不清的地方等,确保读者能准确理解TLB配置、虚拟地址转换及处理器效率等内容。
433

被折叠的 条评论
为什么被折叠?



