
硬件设计
ghjk014
这个作者很懒,什么都没留下…
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
TTL电平与COMS电平比较
文章出自:http://www.360doc.com/content/11/0415/18/1317564_109884559.shtml转载 2013-10-29 10:35:33 · 370 阅读 · 0 评论 -
电磁兼容的设计方法介绍(五)
在介绍了关于电磁辐射的几个重要的观念后﹐我们将会针对修改对策方法与方向做一个介绍﹐以使得读者除了认识一些基本概念外﹐也能够实际的运用在产品的对策修改上。很多电磁兼容的对策工程师会发现﹐在面临电磁耐受性测试时﹐例好静电(ESD)或是涌浪突波(Surge)无法符合规格要求时﹐只要花很少的时间就能将问题解决﹐但是面临电磁干扰无法符合时﹐往往花了很长的时间修改﹐却不能获得有效的改善。这个差异在哪边呢﹖转载 2013-12-17 14:15:15 · 410 阅读 · 0 评论 -
电磁兼容的设计方法介绍(四)
九﹑电路板设计的考量在前章节有提到噪声辐射的主要来源有三个﹐一个是共模电压﹐一个是电流回路﹐另一个则是天线的长度﹐因此我们在电路板设计和Layout时﹐如何处理这些问题呢﹖也就是如何把这三个观念﹐充分运用在实际的电子产品设计中﹐便是本节所要讨论的重点了。当然我们第一个面临的课题﹐就是降低共模电压(VcM)﹐共模电压是存在哪边呢﹖基本上共模电压就是存在于接地上的噪声电压﹐在第六节中的共模和异转载 2013-12-17 14:13:59 · 333 阅读 · 0 评论 -
电磁兼容的设计方法介绍(四)
九﹑电路板设计的考量在前章节有提到噪声辐射的主要来源有三个﹐一个是共模电压﹐一个是电流回路﹐另一个则是天线的长度﹐因此我们在电路板设计和Layout时﹐如何处理这些问题呢﹖也就是如何把这三个观念﹐充分运用在实际的电子产品设计中﹐便是本节所要讨论的重点了。当然我们第一个面临的课题﹐就是降低共模电压(VcM)﹐共模电压是存在哪边呢﹖基本上共模电压就是存在于接地上的噪声电压﹐在第六节中的共模和异转载 2013-12-17 14:12:38 · 379 阅读 · 0 评论 -
电磁兼容的设计方法介绍(二)
五﹑I/O Cable的天线效应在了解产生辐射的条件后﹐接下来就是要知道产品有哪些地方会造成天线效应﹐对一般摆在桌上大小的产品﹐I/O电缆(Cable)正好就是一个天线﹐前面有提到有辐射就会有天线﹐因此I/O电缆是最重要﹑最有效的辐射机制。在对策时很多时候只要把周边电缆拿掉﹐噪声就是见或是降低﹐电缆一加上则噪声就出现﹐所以我们要先针对这条电缆线来处理﹐而不是先去修改产品内部主板(Mainb转载 2013-12-17 14:10:04 · 436 阅读 · 0 评论 -
电磁兼容的设计方法介绍(一)
一﹑前言关于电磁兼容的要求﹐目前世界上大多的先进国家﹐都已经有管制的法规并有相关的符合要求的单位﹐若产品无法符合要求规定﹐往往无法销售到该地区的市场﹐因此多数的电子产品﹐在销售前都必须经过电磁兼容的测试﹐若无法通过则需要经过适当的修改﹐来符合相关的规定。本文主要是说明﹐在电子产品设计的阶段﹐如何考虑避免电磁干扰的产生﹐和增加产品耐干扰的程度﹐从许多的经验得知﹐若能在设计开始的阶段﹐就能适当转载 2013-12-17 14:08:20 · 657 阅读 · 0 评论 -
电磁兼容的设计方法介绍(三)
七﹑阻抗的大小在前次的共模和异模讨论中有提到﹐共模Vcm电压的产生﹐是和共模电流及接地阻抗的大小有关﹐也就是VCM= ICM X RG一般来说Icm的电流往往不是我们所能控制﹐但是RG却是可以透过接地和屏蔽的方式来降低﹐因为能适当的降低RG﹐则相对的VCM就会降低﹐而噪声的辐射自然就跟着减小﹐至于要使得ICM降低﹐通常要处理到时脉频率(Clock)以及IC组件上的电压﹐这样转载 2013-12-17 14:11:34 · 346 阅读 · 0 评论