
System Generator 学习
SEU-RC
这个作者很懒,什么都没留下…
展开
-
System Generator学习笔记(五)
System Generator学习笔记(五)这一次学习的是通过system Generator实现图像的二值化处理,具体流程如下:读入一幅图像;转换成每次输出1个像素,输入到xilinx gateway in;调用xilinx blocks实现图像的二值化处理;通过gateway out输出,并转换格式,显示图像Simulink模型如下图所示: 处理结果如下图所示, 原图像是这样子的原创 2015-07-25 12:23:13 · 2125 阅读 · 2 评论 -
System Generator学习笔记(六)
基于System Generator的高通滤波器设计本次学习借助system generator和FDATool设计高通滤波器的方法和流程。设计模型如图1所示,包含两路,一个是simulink的仿真输出,另外一个则是通过FPGA实现的定点数仿真输出。图中的“subststem”就是设计好的FPGA模型,如图2所示。 图1 设计模型 图2 Subsystem设计模型MATLAB自带有一个滤原创 2015-07-30 17:09:02 · 6203 阅读 · 2 评论 -
System Generator学习笔记(二)
这一次的例子是描述一个计数器,该计数器支持加减计数,数据载入,复位和使能。具体设计如下:wavescope的仿真波形如下图所示,其中up用于控制计数器加减,load控制数据载入,din是输入载入的数据,rst是复位信号,en是是使能信号原创 2015-07-23 21:29:11 · 2235 阅读 · 0 评论 -
System Generator学习笔记(一)
System Generator是Xilinx公司开发的一款设计软件,该软件通过与simulink结合,可以极大地方便开发人员迅速开发FPGA应用程序。System Generator的使用方式跟Simulink几乎完全一致,但是需要注意的是,需要在模型中加入“System Generator”这样的一个模块才行。例1: 输入任意一个数,将此数延迟4个时钟周期然后输出。System G原创 2015-07-23 20:51:03 · 6027 阅读 · 1 评论 -
System Generator学习笔记(三)
以下内容摘自:《System Generator for DSP, Getting start Guide》, Xilinx Corporation, 2012Defining the FPGA BoundarySystem Generator works with standard Simulink models. Two blocks called “Gateway In”转载 2015-07-24 11:42:53 · 1943 阅读 · 0 评论 -
System Generator学习笔记(四)
这一次学习的是如何将matlab工作区间的数据输入到simulink中。步骤如下:在workspace定义数据结构,定义方式如下图所示比如,定义一个正弦信号,时间是从1到101,这101个时钟周期,数据是采样一个周期的正弦波信号,那么,定义如下>> var.time = [1:101]';>> var.signals.values = 2*sin(2*原创 2015-07-24 21:18:41 · 2685 阅读 · 1 评论