演化路径:
verilog--------->systemC--------->SV--------->VMM--------->UVM--------->chipsel
解释:
SV:新增数据类型logic+约束和随机+接口+覆盖率
VMM:寄存器模型
UVM:component+object,机制:sequence、TLM、Phase 、config_db 、 、factory 、filed-automation
chipsel:类似java的机制,用面积和空间还效率,解决芯片研发周期长的特点
文章讲述了芯片设计语言和技术的演进历程,从Verilog、systemC、SV到VMM、UVM,直至Chipsel。SV引入了logic数据类型、约束和随机化以及接口和覆盖率功能;VMM侧重于寄存器模型;UVM则利用component和object,结合sequence、TLM、Phase等机制提升验证效率。Chipsel借鉴Java,旨在优化芯片设计的效率,缩短研发周期。
1万+

被折叠的 条评论
为什么被折叠?



