MSP430 5x6x系列内部校准的低频REFO可用于成本敏感的应用场合,可以省去外部晶体。REFO内部校准为32.768kHz,可提供一个稳定的参考频率。
REFO可作为FLL的频率输入源使用。REFO与FLL相结合,提供了一个灵活的系统时钟设置范围,而不需要晶体。REFO不使用时不消耗电力。
本实例示范如何使用REFO,并将其作为ACLK SMLK MCLK时钟来使用,通过将此三个时钟输出到特定的管脚,便于示波器测量验证。
工程介绍:
MCU型号: MSP430F6736A
编译平台: IAR for MSP430 6.40.1
实验项目: 测试 MCU 内部时钟 REFOCLK ,选择 REFOCLK 作为 ACLK SMCLK MCLK,并将 ACLK SMCLK MCLK 输出到外部管脚, 以方便测试验证
#include "msp430.h"
#include "msp430f6736a.h"
#define DELAY_1s __delay_cycles(32768)
/* 延时1秒: 延时32768个MCLK时钟周期,因为MCLK=REFOCLK=32.768kHz */
void main(void)
{
WDTCTL = WDTPW + WDTHOLD; /* 禁止看门狗 */
__bic_SR_register(GIE); /* 禁止所有中断 */
/* 选择 REFO作为 ACLK, SMCLK, MCLK */
UCSCTL4 = SELA__REFOCLK | SELS__REFOCLK | SELM__REFOCLK;
/****************************
* 管脚96 : PJ.0 | SMCLK | TDO 包含 SMCLK 外围模块功能
* 管脚97 : PJ.1 | MCLK | TDI | TCLK 包含 MCLK 外围模块功能
* 管脚99

本文档详细介绍了MSP430 5x6x系列单片机中如何利用内部校准的低频REFO振荡器,特别是在不需要外部晶体的情况下提供稳定参考频率的场景。REFO与FLL结合,可实现灵活的系统时钟配置。实例中,展示了如何设置REFO作为ACLK、SMCLK和MCLK的时钟源,并将这三种时钟输出到特定引脚以便于用示波器进行测量验证。
最低0.47元/天 解锁文章
2449

被折叠的 条评论
为什么被折叠?



