
allegro
渡己888666
一元复始,万物生发。
展开
-
PHY TO PHY调试分享总结(惨痛的采坑经历)
(只做参考,具体问题具体分析)),经查资料,本次使用的两个PHY芯片均为电流型,因此,可以通过两端分别上拉电源电压,经交流耦合方式进行匹配,^_^,我又漏出了自信的笑容,验证完美解决,可是我好想又想多了,第一块还可以,运行5分钟后死机-_-||,反复验证依旧如此,其他板卡有好坏,内心纠结,不知何种原因,慢慢在焊接中总结经验,查看PCB源文件,整板没有做花焊盘,导致散热特别快,手工焊接不良率巨高……(6)电流或电压驱动型的PHY,若是为2线共模电感+自耦变压器方式,自耦变压器放到RJ45侧。原创 2023-05-31 00:14:55 · 3799 阅读 · 5 评论 -
高速板卡布局规划
1、首先根据板框确定已经确定的结构接口2、对照原理图进行模块抓取,接口相连接的元器件放置在相应的接口附近3、完成预布局,将主芯片周围的阻容件放置在主控MCU附近4、根据板层和已布置的器件进行走线通道规划,此处比较复杂,需要考虑的方面较多,不仅仅是走线(走线频率、带宽),同时要考虑板子上接口使用频率,使用地域的区别5、对于复杂板子第四步会出现反复,但是这是花费时间是值得的,否则,板子已经布的差不多,发现走不通,这个影响会更大。同时布局是需要考虑打孔的位置,否则如果某一区域,元器件布置过密也会影原创 2021-02-01 02:49:17 · 1569 阅读 · 0 评论 -
allegro规则设置和部分总结
cadence使用心得:对于原理图部分不多做说明,一般做过几年开发都可以快速上手。主要就allegro做PCB作如下总结:一般高速版、射频板、音视频板都要做阻抗控制;进行阻抗计算,这里不进行计算,只给出某厂家给出的10层和12层叠层参考文件如下: 工程问题确认单 (叠层及阻抗结构) (若有疑问,请联系邮件发送人或审核人) 产品编号:a656666666 客户编号: 日 期:2020...原创 2020-12-25 00:16:38 · 2439 阅读 · 0 评论