功能描述 标准 SPI 指令W25Q32JV 是通过一个 SPI 兼容的总线进行访问的,该总线由四个信号组成:串行时钟(CLK)、芯片选择(/CS)、串行数据输入(DI)和串行数据输出(DO)。标准的 SPI 指令使用 DI 输入引脚,在 CLK 的上升沿期间以串行方式向设备写入指令、地址或数据。DO 输出引脚用于在 CLK 的下降沿期间从设备读取数据或状态。SPI 总线操作模式 0(0,0)和 3(1,1)均得到支持。模式 0 和模式 3 之间的主要区别在于 SPI 总线主控处于待机状态且数据未传输到串行闪存时 CLK 信号的正常状态。对于模式 0,CLK 信号在 / CS 的下降沿和上升沿通常处于低电平。对于模式 3,CLK 信号在 / CS 的上升沿和下降沿通常处于高电平。
双 SPI 指令W25Q32JV 在采用 “快速读取双输出(3Bh)” 和 “快速读取双 I/O(BBh)” 等指令时支持双 SPI 操作。这些指令允许数据以比普通串行闪存设备快两到三倍的速度传输到该设备或从该设备读取。双 SPI 读取指令非常适合在通电时快速将代码下载到 RAM 中(代码阴影)或直接从 SPI 总线执行非速度关键代码(XIP)。在使用双 SPI 指令时,DI 和 DO 引脚会变为双向 I/O 引脚:IO0 和 IO1。
四通道 SPI 指令W25Q32JV 在采用 “快速读取四通道输出(6Bh)” 和 “快速读取四通道 I/O(EBh)” 等指令时支持四通道 SPI 操作。这些指令允许数据以比普通串行闪存的速率高四到六倍的速度传输到该设备或从该设备读取。在使用四通道 SPI 指令时,DI 和 DO 引脚变为双向引脚 IO0 和 IO1,同时还有额外的 I/O 引脚:IO2、IO3。
软件复位和硬件 / RESET 引脚通过软件重置序列,W25Q32JV 可以重置到初始通电状态。此序列必须包含两个连续的指令:启用重置(66h)时和重置(99h)时。如果指令序列被成功接受,设备将大约需要 30μS 来复位。在重置期间将接受任何指示。对于 SOIC-16 和 TFBGA 封装,W25Q32JV 提供了专用硬件 / RESET 引脚。将 / RESET 引脚低驱动至少 1μS(tRESET)将中断任何正在进行的外部 / 内部操作,并将设备重置到其初始通电状态。硬件 / 复位引脚比其他 SPI 输入信号(/CS、CLK、IO)具有更高的优先级

542

被折叠的 条评论
为什么被折叠?



