以太网控制芯片W5100 PCB 设计的考虑

本文针对PCB设计中可能遇到的EMI和EMC干扰问题,提出了具体的解决方案,包括隔离RJ45接地、优化信号线布局及晶体位置等。

有一天,我拜访在中国区的客户。事实上,我很少去拜会客户。其实,除了发送电子邮件,从面对面与客户交谈时,你会得到更多的信息,。我想,有些客户不会告诉你他们真正的问题,直到你会见他们的人。

无论如何,这访问的这位客户已经设计自己的电路板和印刷电路板了。当看着自己的印刷电路板,我注意到,Magjack的部分没有隔绝。

 

这可能导致EMIEMC干扰。一个更好的做法是单独的接地面,特别是个RJ45很可能出现以太网接口的持续噪音问题。

在本文中,我会介绍通过一些设计考虑的PCB设计。

 

1)从主地线,隔离RJ45的地。然后,用磁珠(ferrite bead)连接这两个地平面,隔离的地区还要肯定是没有Ground plane .

 

2)把AB电路尽可能越来越接近磁场

 

3)晶体不应该放在靠近I / O端口,PCB板边缘或磁性设备

 

希望可以帮助你设计你的PCB板!谢谢。    

 

 

 

W5500以太网主控器以W5500为核心,集成ATmega32u4和W5500以太网芯片的主控板,能够满足一般IOT项目的应用要求。其大小与Leonardo尺寸相等,板载POE供电电源、外接电源稳压电路、SD卡电路以及Leonardo主控单元电路,引出Arduino标准接口。该主控板采用4层布线设计,元件布局紧凑,大大减小了以往Shield+Arduino主板这种可堆叠设计造成的空间浪费问题,小小的尺寸可以为您创造更大的想象空间。 接口定义: 技术参数: 微控制器:Atmel Atmega32u4 外部输入电压(推荐):7V~23V DC 外部输入电压(极限):<24V DC POE输入电压:48V AC/DC(本产品为符合802.3af标准的PD设备) POE单独供电时 5V接口最大输出电流为800MA 数字信号I/O引脚:20(其中6个PWM输出接口) 模拟信号输入引脚:6 I/O接口电流:40 mA Flash容量:32 KB (4K用于bootloader) SRAM静态存储容量:2KB EEPROM存储容量:1KB 时钟频率:16MHz PHY:WIZnet W5500 PHY晶振:25MHz 尺寸:73.5x53.5x15mm 注意事项: 1、W5500 Ethernet with POE Mainboard加入了POE供电电路单元,该高压单元电压高至50V,虽该高压单元电流不至于对人体造成伤害,但由于硬件电路板上存在部分低压电路无法承受如此高的电压,因此请勿在产品工作时用手或其它导体触碰电路板以免造成功能电路的损坏。 2、W5500 Ethernet with POE Mainboard所使用的 变压器 、电源芯片、在高负荷的使用过程中会产生大量的热量,因此请保持使用时的良好散热环境,以免过热造成产品损坏以及小心高温烫伤。 供电方式: POE供电: IEEE 802.3af标准PSE设备供电 USB供电: Micro USB供电 VIN供电: 外接7-23V电源(PCB上有标注) 5V引脚供电: 给5V引脚输入5V电源 电源会自动选择最高电压输入源作为输入。 可能感兴趣的项目设计: W5500以太网开发板设计-支持云服务,附原理图/PCB/示例代码等
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值