原文:《A Reduced Size Look Up Table for Sinusoidal Wave Generation in Digital Modulators Applications》
首先翻译。
ABSTRACT
由于射频前端和片上系统(SoC)体系结构的巨大发展,数字调制器是近年来备受关注的领域之一。使用诸如ZYBO之类的soc型现场可编程门阵列(FPGA)构建任何类型的数字调制器,在很大程度上取决于载波信号的产生方式,因为它消耗了大量的利用资源。本文提出了一种基于直接数字合成器( Direct Digital Synthesize,DDS)概念,使用小尺寸查找表(LUT)生成正弦载波信号的新方法。将四分之一周期的正弦波信号的64个样本以定点格式存储在小型LUT中,以生成所需频率的载波。该论文在没有DSP Builder工具或XILINX System Generator的帮助下使用了超高速集成电路硬件描述语言(VHDL)。通过构建简单的调制器,如开关键控(OOK)和幅移键控(ASK),对所提出的方法进行了测试。与其他实现方法相比,利用率较低。
1 Introduction
软件无线电(SDR)或简称软件无线电(SR)是约瑟夫·梅托拉(Joseph Metola)在20世纪90年代首次提出的一种构建通信系统的新方法[1]-[2],现已成为实现各种通信系统的一种广泛使用的技术。它已经成为一种众所周知的方法,可以对现有实现的方法进行扩充,甚至取代现有的方法。基于软件无线电的系统研究领域之一是数字发射机。近年来,由于可重构硬件资源的巨大发展,数字发射机受到了极大的关注。可重构硬件资源是任何基于SDR的系统的主干。构建任何基于软件无线电的数字发射机的主要思想是使用低成本的终端(terminals),如专用集成电路(ASIC)器件或现场可编程门阵列(FPGA)作为实现的基础。
在过去的几年中,从诸如频移键控(FSK)、幅移键控(ASK)和相移键控(PSK)的简单调制方案的实现,到诸如正交幅度调制(QAM)

本文提出了一种在数字调制器中使用小尺寸查找表(LUT)生成正弦波的新方法,以降低资源利用率。通过FPGA实现直接数字合成器(DDS)概念,存储64个定点样本来生成所需频率的载波。在不使用昂贵工具的情况下,这种方法在ASK和OOK调制器中进行了测试,表现出更低的设计成本和资源占用。
最低0.47元/天 解锁文章
1513

被折叠的 条评论
为什么被折叠?



